Advertisement
Guest User

Untitled

a guest
Sep 26th, 2018
72
0
Never
Not a member of Pastebin yet? Sign Up, it unlocks many cool features!
text 5.19 KB | None | 0 0
  1. //Copyright 1986-2017 Xilinx, Inc. All Rights Reserved.
  2. //--------------------------------------------------------------------------------
  3. //Tool Version: Vivado v.2017.2 (lin64) Build 1909853 Thu Jun 15 18:39:10 MDT 2017
  4. //Date : Tue Aug 21 15:01:24 2018
  5. //Host : scotch008 running 64-bit Ubuntu 16.04.5 LTS
  6. //Command : generate_target design_1_wrapper.bd
  7. //Design : design_1_wrapper
  8. //Purpose : IP block netlist
  9. //--------------------------------------------------------------------------------
  10. `timescale 1 ps / 1 ps
  11.  
  12. module design_1_wrapper
  13. (DDR_addr,
  14. DDR_ba,
  15. DDR_cas_n,
  16. DDR_ck_n,
  17. DDR_ck_p,
  18. DDR_cke,
  19. DDR_cs_n,
  20. DDR_dm,
  21. DDR_dq,
  22. DDR_dqs_n,
  23. DDR_dqs_p,
  24. DDR_odt,
  25. DDR_ras_n,
  26. DDR_reset_n,
  27. DDR_we_n,
  28. FIXED_IO_ddr_vrn,
  29. FIXED_IO_ddr_vrp,
  30. FIXED_IO_mio,
  31. FIXED_IO_ps_clk,
  32. FIXED_IO_ps_porb,
  33. FIXED_IO_ps_srstb,
  34. ja_pin10_io,
  35. ja_pin1_io,
  36. ja_pin2_io,
  37. ja_pin3_io,
  38. ja_pin4_io,
  39. ja_pin7_io,
  40. ja_pin8_io,
  41. ja_pin9_io);
  42. inout [14:0]DDR_addr;
  43. inout [2:0]DDR_ba;
  44. inout DDR_cas_n;
  45. inout DDR_ck_n;
  46. inout DDR_ck_p;
  47. inout DDR_cke;
  48. inout DDR_cs_n;
  49. inout [3:0]DDR_dm;
  50. inout [31:0]DDR_dq;
  51. inout [3:0]DDR_dqs_n;
  52. inout [3:0]DDR_dqs_p;
  53. inout DDR_odt;
  54. inout DDR_ras_n;
  55. inout DDR_reset_n;
  56. inout DDR_we_n;
  57. inout FIXED_IO_ddr_vrn;
  58. inout FIXED_IO_ddr_vrp;
  59. inout [53:0]FIXED_IO_mio;
  60. inout FIXED_IO_ps_clk;
  61. inout FIXED_IO_ps_porb;
  62. inout FIXED_IO_ps_srstb;
  63. inout ja_pin10_io;
  64. inout ja_pin1_io;
  65. inout ja_pin2_io;
  66. inout ja_pin3_io;
  67. inout ja_pin4_io;
  68. inout ja_pin7_io;
  69. inout ja_pin8_io;
  70. inout ja_pin9_io;
  71.  
  72. wire [14:0]DDR_addr;
  73. wire [2:0]DDR_ba;
  74. wire DDR_cas_n;
  75. wire DDR_ck_n;
  76. wire DDR_ck_p;
  77. wire DDR_cke;
  78. wire DDR_cs_n;
  79. wire [3:0]DDR_dm;
  80. wire [31:0]DDR_dq;
  81. wire [3:0]DDR_dqs_n;
  82. wire [3:0]DDR_dqs_p;
  83. wire DDR_odt;
  84. wire DDR_ras_n;
  85. wire DDR_reset_n;
  86. wire DDR_we_n;
  87. wire FIXED_IO_ddr_vrn;
  88. wire FIXED_IO_ddr_vrp;
  89. wire [53:0]FIXED_IO_mio;
  90. wire FIXED_IO_ps_clk;
  91. wire FIXED_IO_ps_porb;
  92. wire FIXED_IO_ps_srstb;
  93. wire ja_pin10_i;
  94. wire ja_pin10_io;
  95. wire ja_pin10_o;
  96. wire ja_pin10_t;
  97. wire ja_pin1_i;
  98. wire ja_pin1_io;
  99. wire ja_pin1_o;
  100. wire ja_pin1_t;
  101. wire ja_pin2_i;
  102. wire ja_pin2_io;
  103. wire ja_pin2_o;
  104. wire ja_pin2_t;
  105. wire ja_pin3_i;
  106. wire ja_pin3_io;
  107. wire ja_pin3_o;
  108. wire ja_pin3_t;
  109. wire ja_pin4_i;
  110. wire ja_pin4_io;
  111. wire ja_pin4_o;
  112. wire ja_pin4_t;
  113. wire ja_pin7_i;
  114. wire ja_pin7_io;
  115. wire ja_pin7_o;
  116. wire ja_pin7_t;
  117. wire ja_pin8_i;
  118. wire ja_pin8_io;
  119. wire ja_pin8_o;
  120. wire ja_pin8_t;
  121. wire ja_pin9_i;
  122. wire ja_pin9_io;
  123. wire ja_pin9_o;
  124. wire ja_pin9_t;
  125.  
  126. design_1 design_1_i
  127. (.DDR_addr(DDR_addr),
  128. .DDR_ba(DDR_ba),
  129. .DDR_cas_n(DDR_cas_n),
  130. .DDR_ck_n(DDR_ck_n),
  131. .DDR_ck_p(DDR_ck_p),
  132. .DDR_cke(DDR_cke),
  133. .DDR_cs_n(DDR_cs_n),
  134. .DDR_dm(DDR_dm),
  135. .DDR_dq(DDR_dq),
  136. .DDR_dqs_n(DDR_dqs_n),
  137. .DDR_dqs_p(DDR_dqs_p),
  138. .DDR_odt(DDR_odt),
  139. .DDR_ras_n(DDR_ras_n),
  140. .DDR_reset_n(DDR_reset_n),
  141. .DDR_we_n(DDR_we_n),
  142. .FIXED_IO_ddr_vrn(FIXED_IO_ddr_vrn),
  143. .FIXED_IO_ddr_vrp(FIXED_IO_ddr_vrp),
  144. .FIXED_IO_mio(FIXED_IO_mio),
  145. .FIXED_IO_ps_clk(FIXED_IO_ps_clk),
  146. .FIXED_IO_ps_porb(FIXED_IO_ps_porb),
  147. .FIXED_IO_ps_srstb(FIXED_IO_ps_srstb),
  148. .ja_pin10_i(ja_pin10_i),
  149. .ja_pin10_o(ja_pin10_o),
  150. .ja_pin10_t(ja_pin10_t),
  151. .ja_pin1_i(ja_pin1_i),
  152. .ja_pin1_o(ja_pin1_o),
  153. .ja_pin1_t(ja_pin1_t),
  154. .ja_pin2_i(ja_pin2_i),
  155. .ja_pin2_o(ja_pin2_o),
  156. .ja_pin2_t(ja_pin2_t),
  157. .ja_pin3_i(ja_pin3_i),
  158. .ja_pin3_o(ja_pin3_o),
  159. .ja_pin3_t(ja_pin3_t),
  160. .ja_pin4_i(ja_pin4_i),
  161. .ja_pin4_o(ja_pin4_o),
  162. .ja_pin4_t(ja_pin4_t),
  163. .ja_pin7_i(ja_pin7_i),
  164. .ja_pin7_o(ja_pin7_o),
  165. .ja_pin7_t(ja_pin7_t),
  166. .ja_pin8_i(ja_pin8_i),
  167. .ja_pin8_o(ja_pin8_o),
  168. .ja_pin8_t(ja_pin8_t),
  169. .ja_pin9_i(ja_pin9_i),
  170. .ja_pin9_o(ja_pin9_o),
  171. .ja_pin9_t(ja_pin9_t));
  172. IOBUF ja_pin10_iobuf
  173. (.I(ja_pin10_o),
  174. .IO(ja_pin10_io),
  175. .O(ja_pin10_i),
  176. .T(ja_pin10_t));
  177. IOBUF ja_pin1_iobuf
  178. (.I(ja_pin1_o),
  179. .IO(ja_pin1_io),
  180. .O(ja_pin1_i),
  181. .T(ja_pin1_t));
  182. IOBUF ja_pin2_iobuf
  183. (.I(ja_pin2_o),
  184. .IO(ja_pin2_io),
  185. .O(ja_pin2_i),
  186. .T(ja_pin2_t));
  187. IOBUF ja_pin3_iobuf
  188. (.I(ja_pin3_o),
  189. .IO(ja_pin3_io),
  190. .O(ja_pin3_i),
  191. .T(ja_pin3_t));
  192. IOBUF ja_pin4_iobuf
  193. (.I(ja_pin4_o),
  194. .IO(ja_pin4_io),
  195. .O(ja_pin4_i),
  196. .T(ja_pin4_t));
  197. IOBUF ja_pin7_iobuf
  198. (.I(ja_pin7_o),
  199. .IO(ja_pin7_io),
  200. .O(ja_pin7_i),
  201. .T(ja_pin7_t));
  202. IOBUF ja_pin8_iobuf
  203. (.I(ja_pin8_o),
  204. .IO(ja_pin8_io),
  205. .O(ja_pin8_i),
  206. .T(ja_pin8_t));
  207. IOBUF ja_pin9_iobuf
  208. (.I(ja_pin9_o),
  209. .IO(ja_pin9_io),
  210. .O(ja_pin9_i),
  211. .T(ja_pin9_t));
  212. endmodule
Advertisement
Add Comment
Please, Sign In to add comment
Advertisement