SHARE
TWEET

dts file from dtb/tegra210-p3448-0000-p3449-0000-a00.dtb

a guest Dec 26th, 2019 82 Never
Not a member of Pastebin yet? Sign Up, it unlocks many cool features!
  1. /dts-v1/;
  2.  
  3. /memreserve/    0x0000000080000000 0x0000000000020000;
  4. / {
  5.     compatible = "nvidia,jetson-nano", "nvidia,tegra210";
  6.     interrupt-parent = <0x1>;
  7.     #address-cells = <0x2>;
  8.     #size-cells = <0x2>;
  9.     nvidia,dtbbuildtime = "Dec  9 2019", "22:51:54";
  10.     nvidia,boardids = "3448";
  11.     nvidia,proc-boardid = "3448";
  12.     nvidia,pmu-boardid = "3448";
  13.     nvidia,fastboot-usb-pid = <0xb442>;
  14.     model = "NVIDIA Jetson Nano Developer Kit";
  15.     nvidia,dtsfilename = "/dvs/git/dirty/git-master_linux/kernel/kernel-4.9/arch/arm64/boot/dts/../../../../../../hardware/nvidia/platform/t210/porg/kernel-dts/tegra210-p3448-0000-p3449-0000-a00.dts";
  16.  
  17.     thermal-zones {
  18.  
  19.         AO-therm {
  20.             status = "okay";
  21.             polling-delay = <0x3e8>;
  22.             polling-delay-passive = <0x3e8>;
  23.             thermal-sensors = <0x2>;
  24.  
  25.             trips {
  26.  
  27.                 trip_shutdown {
  28.                     temperature = <0x1adb0>;
  29.                     hysteresis = <0x0>;
  30.                     type = "critical";
  31.                     writable;
  32.                 };
  33.  
  34.                 gpu-scaling0 {
  35.                     temperature = <0xffff9e58>;
  36.                     hysteresis = <0x0>;
  37.                     type = "active";
  38.                     linux,phandle = <0xa7>;
  39.                     phandle = <0xa7>;
  40.                 };
  41.  
  42.                 gpu-scaling1 {
  43.                     temperature = <0x3a98>;
  44.                     hysteresis = <0x3e8>;
  45.                     type = "active";
  46.                     linux,phandle = <0x3>;
  47.                     phandle = <0x3>;
  48.                 };
  49.  
  50.                 gpu-scaling2 {
  51.                     temperature = <0x7530>;
  52.                     hysteresis = <0x3e8>;
  53.                     type = "active";
  54.                     linux,phandle = <0x5>;
  55.                     phandle = <0x5>;
  56.                 };
  57.  
  58.                 gpu-scaling3 {
  59.                     temperature = <0xc350>;
  60.                     hysteresis = <0x3e8>;
  61.                     type = "active";
  62.                     linux,phandle = <0x6>;
  63.                     phandle = <0x6>;
  64.                 };
  65.  
  66.                 gpu-scaling4 {
  67.                     temperature = <0x11170>;
  68.                     hysteresis = <0x3e8>;
  69.                     type = "active";
  70.                     linux,phandle = <0x7>;
  71.                     phandle = <0x7>;
  72.                 };
  73.  
  74.                 gpu-scaling5 {
  75.                     temperature = <0x19a28>;
  76.                     hysteresis = <0x3e8>;
  77.                     type = "active";
  78.                     linux,phandle = <0x8>;
  79.                     phandle = <0x8>;
  80.                 };
  81.  
  82.                 gpu-vmax1 {
  83.                     temperature = <0x14438>;
  84.                     hysteresis = <0x3e8>;
  85.                     type = "active";
  86.                     linux,phandle = <0x9>;
  87.                     phandle = <0x9>;
  88.                 };
  89.  
  90.                 core_dvfs_floor_trip0 {
  91.                     temperature = <0x3a98>;
  92.                     hysteresis = <0x3e8>;
  93.                     type = "active";
  94.                     linux,phandle = <0xb>;
  95.                     phandle = <0xb>;
  96.                 };
  97.  
  98.                 core_dvfs_cap_trip0 {
  99.                     temperature = <0x14c08>;
  100.                     hysteresis = <0x3e8>;
  101.                     type = "active";
  102.                     linux,phandle = <0xd>;
  103.                     phandle = <0xd>;
  104.                 };
  105.  
  106.                 dfll-floor-trip0 {
  107.                     temperature = <0x3a98>;
  108.                     hysteresis = <0x3e8>;
  109.                     type = "active";
  110.                     linux,phandle = <0xf>;
  111.                     phandle = <0xf>;
  112.                 };
  113.             };
  114.  
  115.             thermal-zone-params {
  116.                 governor-name = "pid_thermal_gov";
  117.             };
  118.  
  119.             cooling-maps {
  120.  
  121.                 gpu-scaling-map1 {
  122.                     trip = <0x3>;
  123.                     cooling-device = <0x4 0x1 0x1>;
  124.                 };
  125.  
  126.                 gpu-scaling-map2 {
  127.                     trip = <0x5>;
  128.                     cooling-device = <0x4 0x2 0x2>;
  129.                 };
  130.  
  131.                 gpu_scaling_map3 {
  132.                     trip = <0x6>;
  133.                     cooling-device = <0x4 0x3 0x3>;
  134.                 };
  135.  
  136.                 gpu-scaling-map4 {
  137.                     trip = <0x7>;
  138.                     cooling-device = <0x4 0x4 0x4>;
  139.                 };
  140.  
  141.                 gpu-scaling-map5 {
  142.                     trip = <0x8>;
  143.                     cooling-device = <0x4 0x5 0x5>;
  144.                 };
  145.  
  146.                 gpu-vmax-map1 {
  147.                     trip = <0x9>;
  148.                     cooling-device = <0xa 0x1 0x1>;
  149.                 };
  150.  
  151.                 core_dvfs_floor_map0 {
  152.                     trip = <0xb>;
  153.                     cooling-device = <0xc 0x1 0x1>;
  154.                 };
  155.  
  156.                 core_dvfs_cap_map0 {
  157.                     trip = <0xd>;
  158.                     cooling-device = <0xe 0x1 0x1>;
  159.                 };
  160.  
  161.                 dfll-floor-map0 {
  162.                     trip = <0xf>;
  163.                     cooling-device = <0x10 0x1 0x1>;
  164.                 };
  165.             };
  166.         };
  167.  
  168.         CPU-therm {
  169.             polling-delay = <0x0>;
  170.             polling-delay-passive = <0x1f4>;
  171.             thermal-sensors = <0x11 0x0>;
  172.             status = "okay";
  173.  
  174.             thermal-zone-params {
  175.                 governor-name = "step_wise";
  176.                 max_err_temp = <0x2328>;
  177.                 max_err_gain = <0x3e8>;
  178.                 gain_p = <0x3e8>;
  179.                 gain_d = <0x0>;
  180.                 up_compensation = <0x14>;
  181.                 down_compensation = <0x14>;
  182.             };
  183.  
  184.             trips {
  185.  
  186.                 dfll-cap-trip0 {
  187.                     temperature = <0x101d0>;
  188.                     hysteresis = <0x3e8>;
  189.                     type = "active";
  190.                     linux,phandle = <0x16>;
  191.                     phandle = <0x16>;
  192.                 };
  193.  
  194.                 dfll-cap-trip1 {
  195.                     temperature = <0x14ff0>;
  196.                     hysteresis = <0x3e8>;
  197.                     type = "active";
  198.                     linux,phandle = <0x18>;
  199.                     phandle = <0x18>;
  200.                 };
  201.  
  202.                 cpu_critical {
  203.                     temperature = <0x18e70>;
  204.                     hysteresis = <0x0>;
  205.                     type = "critical";
  206.                     writable;
  207.                 };
  208.  
  209.                 cpu_heavy {
  210.                     temperature = <0x18894>;
  211.                     hysteresis = <0x0>;
  212.                     type = "hot";
  213.                     writable;
  214.                     linux,phandle = <0x12>;
  215.                     phandle = <0x12>;
  216.                 };
  217.  
  218.                 cpu_throttle {
  219.                     temperature = <0x17ae8>;
  220.                     hysteresis = <0x0>;
  221.                     type = "passive";
  222.                     writable;
  223.                     linux,phandle = <0x14>;
  224.                     phandle = <0x14>;
  225.                 };
  226.             };
  227.  
  228.             cooling-maps {
  229.  
  230.                 map1 {
  231.                     trip = <0x12>;
  232.                     cdev-type = "tegra_heavy";
  233.                     cooling-device = <0x13 0x1 0x1>;
  234.                 };
  235.  
  236.                 map2 {
  237.                     trip = <0x14>;
  238.                     cdev-type = "cpu-balanced";
  239.                     cooling-device = <0x15 0xffffffff 0xffffffff>;
  240.                 };
  241.  
  242.                 dfll-cap-map0 {
  243.                     trip = <0x16>;
  244.                     cooling-device = <0x17 0x1 0x1>;
  245.                 };
  246.  
  247.                 dfll-cap-map1 {
  248.                     trip = <0x18>;
  249.                     cooling-device = <0x17 0x2 0x2>;
  250.                 };
  251.             };
  252.         };
  253.  
  254.         GPU-therm {
  255.             polling-delay = <0x0>;
  256.             polling-delay-passive = <0x1f4>;
  257.             thermal-sensors = <0x11 0x2>;
  258.             status = "okay";
  259.  
  260.             thermal-zone-params {
  261.                 governor-name = "step_wise";
  262.                 max_err_temp = <0x2328>;
  263.                 max_err_gain = <0x3e8>;
  264.                 gain_p = <0x3e8>;
  265.                 gain_d = <0x0>;
  266.                 up_compensation = <0x14>;
  267.                 down_compensation = <0x14>;
  268.             };
  269.  
  270.             trips {
  271.  
  272.                 gpu_critical {
  273.                     temperature = <0x19064>;
  274.                     hysteresis = <0x0>;
  275.                     type = "critical";
  276.                     writable;
  277.                 };
  278.  
  279.                 gpu_heavy {
  280.                     temperature = <0x18a88>;
  281.                     hysteresis = <0x0>;
  282.                     type = "hot";
  283.                     writable;
  284.                     linux,phandle = <0x19>;
  285.                     phandle = <0x19>;
  286.                 };
  287.  
  288.                 gpu_throttle {
  289.                     temperature = <0x17cdc>;
  290.                     hysteresis = <0x0>;
  291.                     type = "passive";
  292.                     writable;
  293.                     linux,phandle = <0x1a>;
  294.                     phandle = <0x1a>;
  295.                 };
  296.             };
  297.  
  298.             cooling-maps {
  299.  
  300.                 map1 {
  301.                     trip = <0x19>;
  302.                     cdev-type = "tegra_heavy";
  303.                     cooling-device = <0x13 0x1 0x1>;
  304.                 };
  305.  
  306.                 map2 {
  307.                     trip = <0x1a>;
  308.                     cdev-type = "gpu-balanced";
  309.                     cooling-device = <0x1b 0xffffffff 0xffffffff>;
  310.                 };
  311.             };
  312.         };
  313.  
  314.         PLL-therm {
  315.             polling-delay = <0x0>;
  316.             polling-delay-passive = <0x3e8>;
  317.             thermal-sensors = <0x11 0x3>;
  318.             status = "okay";
  319.  
  320.             thermal-zone-params {
  321.                 governor-name = "pid_thermal_gov";
  322.                 max_err_temp = <0x2328>;
  323.                 max_err_gain = <0x3e8>;
  324.                 gain_p = <0x3e8>;
  325.                 gain_d = <0x0>;
  326.                 up_compensation = <0x14>;
  327.                 down_compensation = <0x14>;
  328.             };
  329.  
  330.             trips {
  331.  
  332.                 dram-throttle {
  333.                     temperature = <0x11170>;
  334.                     hysteresis = <0x3e8>;
  335.                     type = "passive";
  336.                     writable;
  337.                     linux,phandle = <0x1c>;
  338.                     phandle = <0x1c>;
  339.                 };
  340.             };
  341.  
  342.             cooling-maps {
  343.  
  344.                 map-tegra-dram {
  345.                     trip = <0x1c>;
  346.                     cooling-device = <0x1d 0x1 0x1>;
  347.                     cdev-type = "tegra-dram";
  348.                 };
  349.             };
  350.         };
  351.  
  352.         PMIC-Die {
  353.             polling-delay = <0x0>;
  354.             polling-delay-passive = <0x0>;
  355.             thermal-sensors = <0x1e>;
  356.  
  357.             trips {
  358.  
  359.                 hot-die {
  360.                     temperature = <0x1d4c0>;
  361.                     type = "active";
  362.                     hysteresis = <0x0>;
  363.                     linux,phandle = <0x1f>;
  364.                     phandle = <0x1f>;
  365.                 };
  366.             };
  367.  
  368.             cooling-maps {
  369.  
  370.                 map0 {
  371.                     trip = <0x1f>;
  372.                     cooling-device = <0x20 0xffffffff 0xffffffff>;
  373.                     contribution = <0x64>;
  374.                     cdev-type = "emergency-balanced";
  375.                 };
  376.             };
  377.         };
  378.     };
  379.  
  380.     core_dvfs_cdev_floor {
  381.         compatible = "nvidia,tegra-core-cdev-action";
  382.         cdev-type = "CORE-floor";
  383.         #cooling-cells = <0x2>;
  384.         linux,phandle = <0xc>;
  385.         phandle = <0xc>;
  386.     };
  387.  
  388.     core_dvfs_cdev_cap {
  389.         compatible = "nvidia,tegra-core-cdev-action";
  390.         cdev-type = "CORE-cap";
  391.         #cooling-cells = <0x2>;
  392.         clocks = <0x21 0x198 0x21 0x1a1 0x21 0x1b8 0x21 0x1f6 0x21 0x206>;
  393.         clock-names = "c2bus_cap", "c3bus_cap", "sclk_cap", "host1x_cap", "adsp_cap";
  394.         linux,phandle = <0xe>;
  395.         phandle = <0xe>;
  396.     };
  397.  
  398.     power-domain {
  399.         compatible = "tegra-power-domains";
  400.  
  401.         host1x-pd {
  402.             compatible = "nvidia,tegra210-host1x-pd";
  403.             is_off;
  404.             host1x;
  405.             #power-domain-cells = <0x0>;
  406.             linux,phandle = <0x23>;
  407.             phandle = <0x23>;
  408.         };
  409.  
  410.         ape-pd {
  411.             compatible = "nvidia,tegra210-ape-pd";
  412.             is_off;
  413.             #power-domain-cells = <0x0>;
  414.             partition-id = <0x1b>;
  415.             clocks = <0x21 0xc6 0x21 0x6b 0x21 0xc7>;
  416.             clock-names = "ape", "apb2ape", "adsp";
  417.             linux,phandle = <0x22>;
  418.             phandle = <0x22>;
  419.         };
  420.  
  421.         adsp-pd {
  422.             compatible = "nvidia,tegra210-adsp-pd";
  423.             is_off;
  424.             #power-domain-cells = <0x0>;
  425.             power-domains = <0x22>;
  426.             linux,phandle = <0xdf>;
  427.             phandle = <0xdf>;
  428.         };
  429.  
  430.         tsec-pd {
  431.             compatible = "nvidia,tegra210-tsec-pd";
  432.             is_off;
  433.             #power-domain-cells = <0x0>;
  434.             power-domains = <0x23>;
  435.             linux,phandle = <0x6b>;
  436.             phandle = <0x6b>;
  437.         };
  438.  
  439.         nvdec-pd {
  440.             compatible = "nvidia,tegra210-nvdec-pd";
  441.             is_off;
  442.             #power-domain-cells = <0x0>;
  443.             power-domains = <0x23>;
  444.             partition-id = <0x19>;
  445.             linux,phandle = <0x6c>;
  446.             phandle = <0x6c>;
  447.         };
  448.  
  449.         ve2-pd {
  450.             compatible = "nvidia,tegra210-ve2-pd";
  451.             is_off;
  452.             #power-domain-cells = <0x0>;
  453.             power-domains = <0x23>;
  454.             partition-id = <0x1d>;
  455.             linux,phandle = <0x5c>;
  456.             phandle = <0x5c>;
  457.         };
  458.  
  459.         vic03-pd {
  460.             compatible = "nvidia,tegra210-vic03-pd";
  461.             is_off;
  462.             #power-domain-cells = <0x0>;
  463.             power-domains = <0x23>;
  464.             partition-id = <0x17>;
  465.             linux,phandle = <0x69>;
  466.             phandle = <0x69>;
  467.         };
  468.  
  469.         msenc-pd {
  470.             compatible = "nvidia,tegra210-msenc-pd";
  471.             is_off;
  472.             #power-domain-cells = <0x0>;
  473.             power-domains = <0x23>;
  474.             partition-id = <0x6>;
  475.             linux,phandle = <0x6a>;
  476.             phandle = <0x6a>;
  477.         };
  478.  
  479.         nvjpg-pd {
  480.             compatible = "nvidia,tegra210-nvjpg-pd";
  481.             is_off;
  482.             #power-domain-cells = <0x0>;
  483.             power-domains = <0x23>;
  484.             partition-id = <0x1a>;
  485.             linux,phandle = <0x6d>;
  486.             phandle = <0x6d>;
  487.         };
  488.  
  489.         pcie-pd {
  490.             compatible = "nvidia,tegra210-pcie-pd";
  491.             is_off;
  492.             #power-domain-cells = <0x0>;
  493.             partition-id = <0x3>;
  494.             linux,phandle = <0x7a>;
  495.             phandle = <0x7a>;
  496.         };
  497.  
  498.         ve-pd {
  499.             compatible = "nvidia,tegra210-ve-pd";
  500.             is_off;
  501.             #power-domain-cells = <0x0>;
  502.             power-domains = <0x23>;
  503.             partition-id = <0x2>;
  504.             linux,phandle = <0x59>;
  505.             phandle = <0x59>;
  506.         };
  507.  
  508.         sata-pd {
  509.             compatible = "nvidia,tegra210-sata-pd";
  510.             #power-domain-cells = <0x0>;
  511.             partition-id = <0x8>;
  512.             linux,phandle = <0xe0>;
  513.             phandle = <0xe0>;
  514.         };
  515.  
  516.         sor-pd {
  517.             compatible = "nvidia,tegra210-sor-pd";
  518.             #power-domain-cells = <0x0>;
  519.             partition-id = <0x11>;
  520.             linux,phandle = <0xe1>;
  521.             phandle = <0xe1>;
  522.         };
  523.  
  524.         disa-pd {
  525.             compatible = "nvidia,tegra210-disa-pd";
  526.             #power-domain-cells = <0x0>;
  527.             partition-id = <0x12>;
  528.             linux,phandle = <0xe2>;
  529.             phandle = <0xe2>;
  530.         };
  531.  
  532.         disb-pd {
  533.             compatible = "nvidia,tegra210-disb-pd";
  534.             #power-domain-cells = <0x0>;
  535.             partition-id = <0x13>;
  536.             linux,phandle = <0xe3>;
  537.             phandle = <0xe3>;
  538.         };
  539.  
  540.         xusba-pd {
  541.             compatible = "nvidia,tegra210-xusba-pd";
  542.             #power-domain-cells = <0x0>;
  543.             partition-id = <0x14>;
  544.             linux,phandle = <0xe4>;
  545.             phandle = <0xe4>;
  546.         };
  547.  
  548.         xusbb-pd {
  549.             compatible = "nvidia,tegra210-xusbb-pd";
  550.             #power-domain-cells = <0x0>;
  551.             partition-id = <0x15>;
  552.             linux,phandle = <0xe5>;
  553.             phandle = <0xe5>;
  554.         };
  555.  
  556.         xusbc-pd {
  557.             compatible = "nvidia,tegra210-xusbc-pd";
  558.             #power-domain-cells = <0x0>;
  559.             partition-id = <0x16>;
  560.             linux,phandle = <0xe6>;
  561.             phandle = <0xe6>;
  562.         };
  563.     };
  564.  
  565.     actmon@6000c800 {
  566.         status = "okay";
  567.         #address-cells = <0x2>;
  568.         #size-cells = <0x2>;
  569.         compatible = "nvidia,tegra210-cactmon";
  570.         reg = <0x0 0x6000c800 0x0 0x400>;
  571.         interrupts = <0x0 0x2d 0x4>;
  572.         clocks = <0x21 0x77>;
  573.         clock-names = "actmon";
  574.         resets = <0x21 0x77>;
  575.         reset-names = "actmon";
  576.         nvidia,sample_period = [14];
  577.  
  578.         mc_all {
  579.             #address-cells = <0x1>;
  580.             #size-cells = <0x0>;
  581.             nvidia,con_id = "mc_all";
  582.             nvidia,dev_id = "actmon";
  583.             nvidia,reg_offs = <0x1c0>;
  584.             nvidia,irq_mask = <0x4000000>;
  585.             nvidia,suspend_freq = <0x324b0>;
  586.             nvidia,boost_freq_step = <0x3e80>;
  587.             nvidia,boost_up_coef = <0xc8>;
  588.             nvidia,boost_down_coef = <0x32>;
  589.             nvidia,boost_up_threshold = <0x3c>;
  590.             nvidia,boost_down_threshold = <0x28>;
  591.             nvidia,up_wmark_window = [01];
  592.             nvidia,down_wmark_window = [03];
  593.             nvidia,avg_window_log2 = [07];
  594.             nvidia,count_weight = <0x400>;
  595.             nvidia,max_dram_channels = [02];
  596.             nvidia,type = <0x1>;
  597.             status = "okay";
  598.         };
  599.     };
  600.  
  601.     aliases {
  602.         sdhci0 = "/sdhci@700b0000";
  603.         sdhci1 = "/sdhci@700b0200";
  604.         sdhci2 = "/sdhci@700b0400";
  605.         sdhci3 = "/sdhci@700b0600";
  606.         i2c0 = "/i2c@7000c000";
  607.         i2c1 = "/i2c@7000c400";
  608.         i2c2 = "/i2c@7000c500";
  609.         i2c3 = "/i2c@7000c700";
  610.         i2c4 = "/i2c@7000d000";
  611.         i2c5 = "/i2c@7000d100";
  612.         i2c6 = "/host1x/i2c@546c0000";
  613.         spi0 = "/spi@7000d400";
  614.         spi1 = "/spi@7000d600";
  615.         spi2 = "/spi@7000d800";
  616.         spi3 = "/spi@7000da00";
  617.         qspi6 = "/spi@70410000";
  618.         serial0 = "/serial@70006000";
  619.         serial1 = "/serial@70006040";
  620.         serial2 = "/serial@70006200";
  621.         serial3 = "/serial@70006300";
  622.         rtc0 = "/i2c@7000d000/max77620@3c";
  623.         rtc1 = "/rtc";
  624.     };
  625.  
  626.     cpus {
  627.         #address-cells = <0x2>;
  628.         #size-cells = <0x0>;
  629.         status = "okay";
  630.  
  631.         cpu@0 {
  632.             device_type = "cpu";
  633.             compatible = "arm,cortex-a57-64bit", "arm,armv8";
  634.             reg = <0x0 0x0>;
  635.             enable-method = "psci";
  636.             cpu-idle-states = <0x24>;
  637.             errata_hwcaps = <0x7>;
  638.             cpu-ipc = <0x400>;
  639.             next-level-cache = <0x25>;
  640.             status = "okay";
  641.             clocks = <0x21 0x126 0x21 0x127 0x21 0x103 0x21 0xf7 0x26>;
  642.             clock-names = "cpu_g", "cpu_lp", "pll_x", "pll_p", "dfll";
  643.             clock-latency = <0x493e0>;
  644.             linux,phandle = <0x27>;
  645.             phandle = <0x27>;
  646.         };
  647.  
  648.         cpu@1 {
  649.             device_type = "cpu";
  650.             compatible = "arm,cortex-a57-64bit", "arm,armv8";
  651.             reg = <0x0 0x1>;
  652.             enable-method = "psci";
  653.             cpu-idle-states = <0x24>;
  654.             errata_hwcaps = <0x7>;
  655.             cpu-ipc = <0x400>;
  656.             next-level-cache = <0x25>;
  657.             status = "okay";
  658.             linux,phandle = <0x28>;
  659.             phandle = <0x28>;
  660.         };
  661.  
  662.         cpu@2 {
  663.             device_type = "cpu";
  664.             compatible = "arm,cortex-a57-64bit", "arm,armv8";
  665.             reg = <0x0 0x2>;
  666.             enable-method = "psci";
  667.             cpu-idle-states = <0x24>;
  668.             errata_hwcaps = <0x7>;
  669.             cpu-ipc = <0x400>;
  670.             next-level-cache = <0x25>;
  671.             status = "okay";
  672.             linux,phandle = <0x29>;
  673.             phandle = <0x29>;
  674.         };
  675.  
  676.         cpu@3 {
  677.             device_type = "cpu";
  678.             compatible = "arm,cortex-a57-64bit", "arm,armv8";
  679.             reg = <0x0 0x3>;
  680.             enable-method = "psci";
  681.             cpu-idle-states = <0x24>;
  682.             errata_hwcaps = <0x7>;
  683.             cpu-ipc = <0x400>;
  684.             next-level-cache = <0x25>;
  685.             status = "okay";
  686.             linux,phandle = <0x2a>;
  687.             phandle = <0x2a>;
  688.         };
  689.  
  690.         idle-states {
  691.             entry-method = "psci";
  692.  
  693.             c7 {
  694.                 compatible = "arm,idle-state";
  695.                 arm,psci-suspend-param = <0x40000007>;
  696.                 wakeup-latency-us = <0x82>;
  697.                 min-residency-us = <0x3e8>;
  698.                 idle-state-name = "c7-cpu-powergated";
  699.                 status = "okay";
  700.                 linux,phandle = <0x24>;
  701.                 phandle = <0x24>;
  702.             };
  703.  
  704.             cc6 {
  705.                 compatible = "arm,idle-state";
  706.                 arm,psci-suspend-param = <0x40000010>;
  707.                 wakeup-latency-us = <0xe6>;
  708.                 min-residency-us = <0x2710>;
  709.                 idle-state-name = "cc6-cluster-powergated";
  710.                 status = "okay";
  711.                 linux,phandle = <0xe7>;
  712.                 phandle = <0xe7>;
  713.             };
  714.         };
  715.  
  716.         l2-cache {
  717.             compatible = "cache";
  718.             linux,phandle = <0x25>;
  719.             phandle = <0x25>;
  720.         };
  721.     };
  722.  
  723.     psci {
  724.         compatible = "arm,psci-1.0";
  725.         status = "okay";
  726.         method = "smc";
  727.     };
  728.  
  729.     tlk {
  730.         compatible = "android,tlk-driver";
  731.         status = "disabled";
  732.  
  733.         log {
  734.             compatible = "android,ote-logger";
  735.         };
  736.     };
  737.  
  738.     arm-pmu {
  739.         compatible = "arm,armv8-pmuv3";
  740.         status = "okay";
  741.         interrupts = <0x0 0x90 0x4 0x0 0x91 0x4 0x0 0x92 0x4 0x0 0x93 0x4>;
  742.         interrupt-affinity = <0x27 0x28 0x29 0x2a>;
  743.     };
  744.  
  745.     clock {
  746.         compatible = "nvidia,tegra210-car";
  747.         reg = <0x0 0x60006000 0x0 0x1000>;
  748.         #clock-cells = <0x1>;
  749.         #reset-cells = <0x1>;
  750.         status = "okay";
  751.         linux,phandle = <0x21>;
  752.         phandle = <0x21>;
  753.     };
  754.  
  755.     bwmgr {
  756.         compatible = "nvidia,bwmgr";
  757.         clocks = <0x21 0x212>;
  758.         nvidia,bwmgr-use-shared-master;
  759.         clock-names = "emc";
  760.         status = "okay";
  761.     };
  762.  
  763.     reserved-memory {
  764.         #address-cells = <0x2>;
  765.         #size-cells = <0x2>;
  766.         ranges;
  767.  
  768.         iram-carveout {
  769.             compatible = "nvidia,iram-carveout";
  770.             reg = <0x0 0x40001000 0x0 0x3f000>;
  771.             no-map;
  772.             linux,phandle = <0x2d>;
  773.             phandle = <0x2d>;
  774.         };
  775.  
  776.         ramoops_carveout {
  777.             compatible = "nvidia,ramoops";
  778.             reg = <0x0 0xb0000000 0x0 0x200000>;
  779.             no-map;
  780.             linux,phandle = <0xe8>;
  781.             phandle = <0xe8>;
  782.         };
  783.  
  784.         vpr-carveout {
  785.             compatible = "nvidia,vpr-carveout";
  786.             size = <0x0 0x19000000>;
  787.             alignment = <0x0 0x400000>;
  788.             alloc-ranges = <0x0 0x80000000 0x0 0x70000000>;
  789.             reusable;
  790.             linux,phandle = <0x2c>;
  791.             phandle = <0x2c>;
  792.         };
  793.  
  794.         fb0_carveout {
  795.             reg = <0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0>;
  796.             reg-names = "surface", "lut";
  797.             no-map;
  798.             linux,phandle = <0x5d>;
  799.             phandle = <0x5d>;
  800.         };
  801.  
  802.         fb1_carveout {
  803.             reg = <0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0>;
  804.             reg-names = "surface", "lut";
  805.             no-map;
  806.             linux,phandle = <0x66>;
  807.             phandle = <0x66>;
  808.         };
  809.     };
  810.  
  811.     tegra-carveouts {
  812.         compatible = "nvidia,carveouts";
  813.         iommus = <0x2b 0x6>;
  814.         memory-region = <0x2c 0x2d>;
  815.         status = "okay";
  816.     };
  817.  
  818.     iommu {
  819.         compatible = "nvidia,tegra210-smmu";
  820.         reg = <0x0 0x70019000 0x0 0x1000 0x0 0x6000c000 0x0 0x1000>;
  821.         status = "okay";
  822.         #asids = <0x80>;
  823.         dma-window = <0x0 0x80000000 0x0 0x7ff00000>;
  824.         #iommu-cells = <0x1>;
  825.         swgid-mask = <0x100fff 0xfffccdcf>;
  826.         #num-translation-enable = <0x5>;
  827.         #num-asid-security = <0x8>;
  828.         domains = <0x2e 0x1004000 0x49 0x2f 0x80000000 0x0 0x30 0x0 0x4 0x31 0x404 0x0 0x31 0x8 0x0 0x32 0x1 0x0 0x32 0x2000000 0x0 0x32 0x4000000 0x0 0x32 0x8000000 0x0 0x32 0x10000000 0x0 0x32 0x2 0x0 0x32 0x0 0x100000 0x32 0xffffffff 0xffffffff>;
  829.         linux,phandle = <0x2b>;
  830.         phandle = <0x2b>;
  831.  
  832.         address-space-prop {
  833.  
  834.             common {
  835.                 iova-start = <0x0 0x80000000>;
  836.                 iova-size = <0x0 0x7ff00000>;
  837.                 num-pf-page = <0x0>;
  838.                 gap-page = <0x1>;
  839.                 linux,phandle = <0x32>;
  840.                 phandle = <0x32>;
  841.             };
  842.  
  843.             ppcs {
  844.                 iova-start = <0x0 0x80000000>;
  845.                 iova-size = <0x0 0x7ff00000>;
  846.                 num-pf-page = <0x1>;
  847.                 gap-page = <0x1>;
  848.                 linux,phandle = <0x2e>;
  849.                 phandle = <0x2e>;
  850.             };
  851.  
  852.             dc {
  853.                 iova-start = <0x0 0x10000>;
  854.                 iova-size = <0x0 0xfffeffff>;
  855.                 num-pf-page = <0x0>;
  856.                 gap-page = <0x0>;
  857.                 linux,phandle = <0x31>;
  858.                 phandle = <0x31>;
  859.             };
  860.  
  861.             gpu {
  862.                 iova-start = <0x0 0x100000>;
  863.                 iova-size = <0x3 0xffefffff>;
  864.                 alignment = <0x20000>;
  865.                 num-pf-page = <0x0>;
  866.                 gap-page = <0x0>;
  867.                 linux,phandle = <0x2f>;
  868.                 phandle = <0x2f>;
  869.             };
  870.  
  871.             ape {
  872.                 iova-start = <0x0 0x70300000>;
  873.                 iova-size = <0x0 0x8fc00000>;
  874.                 num-pf-page = <0x0>;
  875.                 gap-page = <0x1>;
  876.                 linux,phandle = <0x30>;
  877.                 phandle = <0x30>;
  878.             };
  879.         };
  880.     };
  881.  
  882.     smmu_test {
  883.         compatible = "nvidia,smmu_test";
  884.         iommus = <0x2b 0x34>;
  885.         linux,phandle = <0xe9>;
  886.         phandle = <0xe9>;
  887.     };
  888.  
  889.     dma_test {
  890.         compatible = "nvidia,dma_test";
  891.         linux,phandle = <0xea>;
  892.         phandle = <0xea>;
  893.     };
  894.  
  895.     bpmp {
  896.         compatible = "nvidia,tegra210-bpmp";
  897.         carveout-start = <0x80005000>;
  898.         carveout-size = <0x10000>;
  899.         resets = <0x21 0x1>;
  900.         reset-names = "cop";
  901.         clocks = <0x21 0x1ae>;
  902.         clock-names = "sclk";
  903.         reg = <0x0 0x70016000 0x0 0x2000 0x0 0x60001000 0x0 0x1000>;
  904.         iommus = <0x2b 0x1>;
  905.         status = "disabled";
  906.     };
  907.  
  908.     mc {
  909.         compatible = "nvidia,tegra-mc";
  910.         reg-ranges = <0xa>;
  911.         reg = <0x0 0x70019000 0x0 0xc 0x0 0x70019050 0x0 0x19c 0x0 0x70019200 0x0 0x24 0x0 0x7001929c 0x0 0x1b8 0x0 0x70019464 0x0 0x198 0x0 0x70019604 0x0 0x3b0 0x0 0x700199bc 0x0 0x20 0x0 0x700199f8 0x0 0x8c 0x0 0x70019ae4 0x0 0xb0 0x0 0x70019ba0 0x0 0x460 0x0 0x7001c000 0x0 0xc 0x0 0x7001c050 0x0 0x198 0x0 0x7001c200 0x0 0x24 0x0 0x7001c29c 0x0 0x1b8 0x0 0x7001c464 0x0 0x198 0x0 0x7001c604 0x0 0x3b0 0x0 0x7001c9bc 0x0 0x20 0x0 0x7001c9f8 0x0 0x8c 0x0 0x7001cae4 0x0 0xb0 0x0 0x7001cba0 0x0 0x460 0x0 0x7001d000 0x0 0xc 0x0 0x7001d050 0x0 0x198 0x0 0x7001d200 0x0 0x24 0x0 0x7001d29c 0x0 0x1b8 0x0 0x7001d464 0x0 0x198 0x0 0x7001d604 0x0 0x3b0 0x0 0x7001d9bc 0x0 0x20 0x0 0x7001d9f8 0x0 0x8c 0x0 0x7001dae4 0x0 0xb0 0x0 0x7001dba0 0x0 0x460>;
  912.         interrupts = <0x0 0x4d 0x4>;
  913.         int_mask = <0x23d40>;
  914.         channels = <0x2>;
  915.         status = "okay";
  916.     };
  917.  
  918.     interrupt-controller {
  919.         compatible = "arm,cortex-a15-gic";
  920.         interrupt-parent = <0x33>;
  921.         #interrupt-cells = <0x3>;
  922.         interrupt-controller;
  923.         reg = <0x0 0x50041000 0x0 0x1000 0x0 0x50042000 0x0 0x100>;
  924.         status = "okay";
  925.         linux,phandle = <0x33>;
  926.         phandle = <0x33>;
  927.     };
  928.  
  929.     interrupt-controller@60004000 {
  930.         compatible = "nvidia,tegra210-ictlr";
  931.         interrupt-parent = <0x33>;
  932.         interrupt-controller;
  933.         #interrupt-cells = <0x3>;
  934.         reg = <0x0 0x60004000 0x0 0x40 0x0 0x60004100 0x0 0x40 0x0 0x60004200 0x0 0x40 0x0 0x60004300 0x0 0x40 0x0 0x60004400 0x0 0x40 0x0 0x60004500 0x0 0x40>;
  935.         interrupts = <0x0 0x4 0x4 0x0 0x5 0x4 0x0 0x7 0x4 0x0 0x12 0x4>;
  936.         outgoing-doorbell = <0x6>;
  937.         status = "okay";
  938.         linux,phandle = <0x1>;
  939.         phandle = <0x1>;
  940.     };
  941.  
  942.     flow-controller@60007000 {
  943.         compatible = "nvidia,tegra210-flowctrl";
  944.         reg = <0x0 0x60007000 0x0 0x1000>;
  945.     };
  946.  
  947.     ahb@6000c000 {
  948.         compatible = "nvidia,tegra210-ahb", "nvidia,tegra30-ahb";
  949.         reg = <0x0 0x6000c000 0x0 0x14f>;
  950.         status = "okay";
  951.         linux,phandle = <0xeb>;
  952.         phandle = <0xeb>;
  953.     };
  954.  
  955.     aconnect@702c0000 {
  956.         compatible = "nvidia,tegra210-aconnect";
  957.         clocks = <0x21 0xc6 0x21 0x6b>;
  958.         clock-names = "ape", "apb2ape";
  959.         power-domains = <0x22>;
  960.         #address-cells = <0x2>;
  961.         #size-cells = <0x2>;
  962.         ranges;
  963.         status = "okay";
  964.  
  965.         agic@702f9000 {
  966.             compatible = "nvidia,tegra210-agic";
  967.             #interrupt-cells = <0x4>;
  968.             interrupt-controller;
  969.             reg = <0x0 0x702f9000 0x0 0x2000 0x0 0x702fa000 0x0 0x2000>;
  970.             interrupts = <0x0 0x66 0xf04>;
  971.             clocks = <0x21 0xc6>;
  972.             clock-names = "clk";
  973.             linux,phandle = <0x34>;
  974.             phandle = <0x34>;
  975.         };
  976.  
  977.         adsp {
  978.             compatible = "nvidia,tegra210-adsp";
  979.             wakeup-disable;
  980.             interrupt-parent = <0x34>;
  981.             reg = <0x0 0x702ef000 0x0 0x1000 0x0 0x702ec000 0x0 0x2000 0x0 0x702ee000 0x0 0x1000 0x0 0x702dc800 0x0 0x0 0x0 0x0 0x0 0x1 0x0 0x1000000 0x0 0x6f2c0000 0x0 0x70300000 0x0 0x8fd00000>;
  982.             iommus = <0x2b 0x22>;
  983.             dma-mask = <0x0 0xfff00000>;
  984.             iommu-resv-regions = <0x0 0x0 0x0 0x70300000 0x0 0xfff00000 0xffffffff 0xffffffff>;
  985.             iommu-group-id = <0x2>;
  986.             nvidia,adsp_mem = <0x80300000 0x1000000 0x80b00000 0x800000 0x400000 0x10000 0x80300000 0x200000>;
  987.             nvidia,adsp-evp-base = <0x702ef700 0x40>;
  988.             interrupts = <0x0 0x5 0x4 0x0 0x0 0x0 0x4 0x0 0x0 0x2f 0x4 0x0 0x0 0x34 0x4 0x0 0x0 0x32 0x4 0x0 0x0 0x37 0x4 0x0 0x0 0x4 0x4 0x1 0x0 0x1 0x4 0x1 0x0 0x2 0x4 0x1>;
  989.             clocks = <0x21 0x200 0x21 0x6b 0x21 0xda 0x21 0xc7 0x21 0x205>;
  990.             clock-names = "adsp.ape", "adsp.apb2ape", "adspneon", "adsp", "adsp_cpu_abus";
  991.             resets = <0x21 0xe1>;
  992.             reset-names = "adspall";
  993.             nvidia,adsp_unit_fpga_reset = <0x0 0x40>;
  994.             status = "okay";
  995.         };
  996.  
  997.         adma@702e2000 {
  998.             compatible = "nvidia,tegra210-adma";
  999.             interrupt-parent = <0x34>;
  1000.             reg = <0x0 0x702e2000 0x0 0x2000 0x0 0x702ec000 0x0 0x72>;
  1001.             clocks = <0x21 0x6a>;
  1002.             clock-names = "d_audio";
  1003.             interrupts = <0x0 0x18 0x4 0x0 0x0 0x19 0x4 0x0 0x0 0x1a 0x4 0x0 0x0 0x1b 0x4 0x0 0x0 0x1c 0x4 0x0 0x0 0x1d 0x4 0x0 0x0 0x1e 0x4 0x0 0x0 0x1f 0x4 0x0 0x0 0x20 0x4 0x0 0x0 0x21 0x4 0x0 0x0 0x22 0x4 0x0 0x0 0x23 0x4 0x0 0x0 0x24 0x4 0x0 0x0 0x25 0x4 0x0 0x0 0x26 0x4 0x0 0x0 0x27 0x4 0x0 0x0 0x28 0x4 0x0 0x0 0x29 0x4 0x0 0x0 0x2a 0x4 0x0 0x0 0x2b 0x4 0x0 0x0 0x2c 0x4 0x0 0x0 0x2d 0x4 0x0>;
  1004.             #dma-cells = <0x1>;
  1005.             status = "okay";
  1006.             linux,phandle = <0x35>;
  1007.             phandle = <0x35>;
  1008.         };
  1009.  
  1010.         ahub {
  1011.             compatible = "nvidia,tegra210-axbar";
  1012.             wakeup-disable;
  1013.             reg = <0x0 0x702d0800 0x0 0x800>;
  1014.             clocks = <0x21 0x6a 0x21 0xf9 0x21 0xc6 0x21 0x6b>;
  1015.             clock-names = "ahub", "parent", "xbar.ape", "apb2ape";
  1016.             assigned-clocks = <0x21 0x6a>;
  1017.             assigned-parent-clocks = <0x21 0xf9>;
  1018.             status = "okay";
  1019.             #address-cells = <0x1>;
  1020.             #size-cells = <0x1>;
  1021.             ranges = <0x702d0000 0x0 0x702d0000 0x10000>;
  1022.             linux,phandle = <0x4d>;
  1023.             phandle = <0x4d>;
  1024.  
  1025.             admaif@0x702d0000 {
  1026.                 compatible = "nvidia,tegra210-admaif";
  1027.                 reg = <0x702d0000 0x800>;
  1028.                 dmas = <0x35 0x1 0x35 0x1 0x35 0x2 0x35 0x2 0x35 0x3 0x35 0x3 0x35 0x4 0x35 0x4 0x35 0x5 0x35 0x5 0x35 0x6 0x35 0x6 0x35 0x7 0x35 0x7 0x35 0x8 0x35 0x8 0x35 0x9 0x35 0x9 0x35 0xa 0x35 0xa>;
  1029.                 dma-names = "rx1", "tx1", "rx2", "tx2", "rx3", "tx3", "rx4", "tx4", "rx5", "tx5", "rx6", "tx6", "rx7", "tx7", "rx8", "tx8", "rx9", "tx9", "rx10", "tx10";
  1030.                 status = "okay";
  1031.                 linux,phandle = <0xec>;
  1032.                 phandle = <0xec>;
  1033.             };
  1034.  
  1035.             sfc@702d2000 {
  1036.                 compatible = "nvidia,tegra210-sfc";
  1037.                 reg = <0x702d2000 0x200>;
  1038.                 nvidia,ahub-sfc-id = <0x0>;
  1039.                 status = "okay";
  1040.                 linux,phandle = <0xed>;
  1041.                 phandle = <0xed>;
  1042.             };
  1043.  
  1044.             sfc@702d2200 {
  1045.                 compatible = "nvidia,tegra210-sfc";
  1046.                 reg = <0x702d2200 0x200>;
  1047.                 nvidia,ahub-sfc-id = <0x1>;
  1048.                 status = "okay";
  1049.                 linux,phandle = <0xee>;
  1050.                 phandle = <0xee>;
  1051.             };
  1052.  
  1053.             sfc@702d2400 {
  1054.                 compatible = "nvidia,tegra210-sfc";
  1055.                 reg = <0x702d2400 0x200>;
  1056.                 nvidia,ahub-sfc-id = <0x2>;
  1057.                 status = "okay";
  1058.                 linux,phandle = <0xef>;
  1059.                 phandle = <0xef>;
  1060.             };
  1061.  
  1062.             sfc@702d2600 {
  1063.                 compatible = "nvidia,tegra210-sfc";
  1064.                 reg = <0x702d2600 0x200>;
  1065.                 nvidia,ahub-sfc-id = <0x3>;
  1066.                 status = "okay";
  1067.                 linux,phandle = <0xf0>;
  1068.                 phandle = <0xf0>;
  1069.             };
  1070.  
  1071.             spkprot@702d8c00 {
  1072.                 compatible = "nvidia,tegra210-spkprot";
  1073.                 reg = <0x702d8c00 0x400>;
  1074.                 nvidia,ahub-spkprot-id = <0x0>;
  1075.                 status = "okay";
  1076.             };
  1077.  
  1078.             amixer@702dbb00 {
  1079.                 compatible = "nvidia,tegra210-amixer";
  1080.                 reg = <0x702dbb00 0x800>;
  1081.                 nvidia,ahub-amixer-id = <0x0>;
  1082.                 status = "okay";
  1083.                 linux,phandle = <0xf1>;
  1084.                 phandle = <0xf1>;
  1085.             };
  1086.  
  1087.             i2s@702d1000 {
  1088.                 compatible = "nvidia,tegra210-i2s";
  1089.                 reg = <0x702d1000 0x100>;
  1090.                 nvidia,ahub-i2s-id = <0x0>;
  1091.                 status = "disabled";
  1092.                 clocks = <0x21 0x1e 0x21 0xf9 0x21 0x109 0x21 0x15e>;
  1093.                 clock-names = "i2s", "i2s_clk_parent", "ext_audio_sync", "audio_sync";
  1094.                 assigned-clocks = <0x21 0x1e>;
  1095.                 assigned-clock-parents = <0x21 0xf9>;
  1096.                 assigned-clock-rates = <0x177000>;
  1097.                 pinctrl-names = "dap_active", "dap_inactive";
  1098.                 pinctrl-0;
  1099.                 pinctrl-1;
  1100.                 linux,phandle = <0xae>;
  1101.                 phandle = <0xae>;
  1102.             };
  1103.  
  1104.             i2s@702d1100 {
  1105.                 compatible = "nvidia,tegra210-i2s";
  1106.                 reg = <0x702d1100 0x100>;
  1107.                 nvidia,ahub-i2s-id = <0x1>;
  1108.                 status = "disabled";
  1109.                 clocks = <0x21 0xb 0x21 0xf9 0x21 0x10a 0x21 0x15f>;
  1110.                 clock-names = "i2s", "i2s_clk_parent", "ext_audio_sync", "audio_sync";
  1111.                 assigned-clocks = <0x21 0xb>;
  1112.                 assigned-clock-parents = <0x21 0xf9>;
  1113.                 assigned-clock-rates = <0x177000>;
  1114.                 pinctrl-names = "dap_active", "dap_inactive";
  1115.                 pinctrl-0;
  1116.                 pinctrl-1;
  1117.                 linux,phandle = <0xf2>;
  1118.                 phandle = <0xf2>;
  1119.             };
  1120.  
  1121.             i2s@702d1200 {
  1122.                 compatible = "nvidia,tegra210-i2s";
  1123.                 reg = <0x702d1200 0x100>;
  1124.                 nvidia,ahub-i2s-id = <0x2>;
  1125.                 status = "okay";
  1126.                 clocks = <0x21 0x12 0x21 0xf9 0x21 0x10b 0x21 0x160>;
  1127.                 clock-names = "i2s", "i2s_clk_parent", "ext_audio_sync", "audio_sync";
  1128.                 assigned-clocks = <0x21 0x12>;
  1129.                 assigned-clock-parents = <0x21 0xf9>;
  1130.                 assigned-clock-rates = <0x177000>;
  1131.                 prod-name = "i2s2_prod";
  1132.                 pinctrl-names = "dap_active", "dap_inactive";
  1133.                 pinctrl-0;
  1134.                 pinctrl-1;
  1135.                 regulator-supplies = "vdd-1v8-dmic";
  1136.                 vdd-1v8-dmic-supply = <0x36>;
  1137.                 fsync-width = <0xf>;
  1138.                 linux,phandle = <0x50>;
  1139.                 phandle = <0x50>;
  1140.             };
  1141.  
  1142.             i2s@702d1300 {
  1143.                 compatible = "nvidia,tegra210-i2s";
  1144.                 reg = <0x702d1300 0x100>;
  1145.                 nvidia,ahub-i2s-id = <0x3>;
  1146.                 status = "okay";
  1147.                 clocks = <0x21 0x65 0x21 0xf9 0x21 0x10c 0x21 0x161>;
  1148.                 clock-names = "i2s", "i2s_clk_parent", "ext_audio_sync", "audio_sync";
  1149.                 assigned-clocks = <0x21 0x65>;
  1150.                 assigned-clock-parents = <0x21 0xf9>;
  1151.                 assigned-clock-rates = <0x177000>;
  1152.                 pinctrl-names = "dap_active", "dap_inactive";
  1153.                 pinctrl-0;
  1154.                 pinctrl-1;
  1155.                 regulator-supplies = "vddio-uart";
  1156.                 vddio-uart-supply = <0x36>;
  1157.                 fsync-width = <0xf>;
  1158.                 enable-cya;
  1159.                 linux,phandle = <0x4e>;
  1160.                 phandle = <0x4e>;
  1161.             };
  1162.  
  1163.             i2s@702d1400 {
  1164.                 compatible = "nvidia,tegra210-i2s";
  1165.                 reg = <0x702d1400 0x100>;
  1166.                 nvidia,ahub-i2s-id = <0x4>;
  1167.                 status = "disabled";
  1168.                 clocks = <0x21 0x66 0x21 0xf9 0x21 0x10d 0x21 0x162>;
  1169.                 clock-names = "i2s", "i2s_clk_parent", "ext_audio_sync", "audio_sync";
  1170.                 assigned-clocks = <0x21 0x66>;
  1171.                 assigned-clock-parents = <0x21 0xf9>;
  1172.                 assigned-clock-rates = <0x177000>;
  1173.                 pinctrl-names = "dap_active", "dap_inactive";
  1174.                 pinctrl-0;
  1175.                 pinctrl-1;
  1176.                 linux,phandle = <0xf3>;
  1177.                 phandle = <0xf3>;
  1178.             };
  1179.  
  1180.             amx@702d3000 {
  1181.                 compatible = "nvidia,tegra210-amx";
  1182.                 reg = <0x702d3000 0x100>;
  1183.                 nvidia,ahub-amx-id = <0x0>;
  1184.                 status = "okay";
  1185.                 linux,phandle = <0xf4>;
  1186.                 phandle = <0xf4>;
  1187.             };
  1188.  
  1189.             amx@702d3100 {
  1190.                 compatible = "nvidia,tegra210-amx";
  1191.                 reg = <0x702d3100 0x100>;
  1192.                 nvidia,ahub-amx-id = <0x1>;
  1193.                 status = "okay";
  1194.                 linux,phandle = <0xf5>;
  1195.                 phandle = <0xf5>;
  1196.             };
  1197.  
  1198.             adx@702d3800 {
  1199.                 compatible = "nvidia,tegra210-adx";
  1200.                 reg = <0x702d3800 0x100>;
  1201.                 nvidia,ahub-adx-id = <0x0>;
  1202.                 status = "okay";
  1203.                 linux,phandle = <0xf6>;
  1204.                 phandle = <0xf6>;
  1205.             };
  1206.  
  1207.             adx@702d3900 {
  1208.                 compatible = "nvidia,tegra210-adx";
  1209.                 reg = <0x702d3900 0x100>;
  1210.                 nvidia,ahub-adx-id = <0x1>;
  1211.                 status = "okay";
  1212.                 linux,phandle = <0xf7>;
  1213.                 phandle = <0xf7>;
  1214.             };
  1215.  
  1216.             dmic@702d4000 {
  1217.                 compatible = "nvidia,tegra210-dmic";
  1218.                 reg = <0x702d4000 0x100>;
  1219.                 nvidia,ahub-dmic-id = <0x0>;
  1220.                 status = "okay";
  1221.                 clocks = <0x21 0xa1 0x21 0xf9>;
  1222.                 clock-names = "dmic", "parent";
  1223.                 assigned-clocks = <0x21 0xa1>;
  1224.                 assigned-clock-parents = <0x21 0xf9>;
  1225.                 assigned-clock-rates = <0x2ee000>;
  1226.                 regulator-supplies = "vdd-1v8-dmic";
  1227.                 vdd-1v8-dmic-supply = <0x36>;
  1228.                 linux,phandle = <0x52>;
  1229.                 phandle = <0x52>;
  1230.             };
  1231.  
  1232.             dmic@702d4100 {
  1233.                 compatible = "nvidia,tegra210-dmic";
  1234.                 reg = <0x702d4100 0x100>;
  1235.                 nvidia,ahub-dmic-id = <0x1>;
  1236.                 status = "okay";
  1237.                 clocks = <0x21 0xa2 0x21 0xf9>;
  1238.                 clock-names = "dmic", "parent";
  1239.                 assigned-clocks = <0x21 0xa2>;
  1240.                 assigned-clock-parents = <0x21 0xf9>;
  1241.                 assigned-clock-rates = <0x2ee000>;
  1242.                 regulator-supplies = "vdd-1v8-dmic";
  1243.                 vdd-1v8-dmic-supply = <0x36>;
  1244.                 linux,phandle = <0x54>;
  1245.                 phandle = <0x54>;
  1246.             };
  1247.  
  1248.             dmic@702d4200 {
  1249.                 compatible = "nvidia,tegra210-dmic";
  1250.                 reg = <0x702d4200 0x100>;
  1251.                 nvidia,ahub-dmic-id = <0x2>;
  1252.                 status = "disabled";
  1253.                 clocks = <0x21 0xc5 0x21 0xf9>;
  1254.                 clock-names = "dmic", "parent";
  1255.                 assigned-clocks = <0x21 0xc5>;
  1256.                 assigned-clock-parents = <0x21 0xf9>;
  1257.                 assigned-clock-rates = <0x2ee000>;
  1258.                 linux,phandle = <0xf8>;
  1259.                 phandle = <0xf8>;
  1260.             };
  1261.  
  1262.             afc@702d7000 {
  1263.                 compatible = "nvidia,tegra210-afc";
  1264.                 reg = <0x702d7000 0x100>;
  1265.                 nvidia,ahub-afc-id = <0x0>;
  1266.                 status = "okay";
  1267.                 linux,phandle = <0xf9>;
  1268.                 phandle = <0xf9>;
  1269.             };
  1270.  
  1271.             afc@702d7100 {
  1272.                 compatible = "nvidia,tegra210-afc";
  1273.                 reg = <0x702d7100 0x100>;
  1274.                 nvidia,ahub-afc-id = <0x1>;
  1275.                 status = "okay";
  1276.                 linux,phandle = <0xfa>;
  1277.                 phandle = <0xfa>;
  1278.             };
  1279.  
  1280.             afc@702d7200 {
  1281.                 compatible = "nvidia,tegra210-afc";
  1282.                 reg = <0x702d7200 0x100>;
  1283.                 nvidia,ahub-afc-id = <0x2>;
  1284.                 status = "okay";
  1285.                 linux,phandle = <0xfb>;
  1286.                 phandle = <0xfb>;
  1287.             };
  1288.  
  1289.             afc@702d7300 {
  1290.                 compatible = "nvidia,tegra210-afc";
  1291.                 reg = <0x702d7300 0x100>;
  1292.                 nvidia,ahub-afc-id = <0x3>;
  1293.                 status = "okay";
  1294.                 linux,phandle = <0xfc>;
  1295.                 phandle = <0xfc>;
  1296.             };
  1297.  
  1298.             afc@702d7400 {
  1299.                 compatible = "nvidia,tegra210-afc";
  1300.                 reg = <0x702d7400 0x100>;
  1301.                 nvidia,ahub-afc-id = <0x4>;
  1302.                 status = "okay";
  1303.                 linux,phandle = <0xfd>;
  1304.                 phandle = <0xfd>;
  1305.             };
  1306.  
  1307.             afc@702d7500 {
  1308.                 compatible = "nvidia,tegra210-afc";
  1309.                 reg = <0x702d7500 0x100>;
  1310.                 nvidia,ahub-afc-id = <0x5>;
  1311.                 status = "okay";
  1312.                 linux,phandle = <0xfe>;
  1313.                 phandle = <0xfe>;
  1314.             };
  1315.  
  1316.             mvc@702da000 {
  1317.                 compatible = "nvidia,tegra210-mvc";
  1318.                 reg = <0x702da000 0x200>;
  1319.                 nvidia,ahub-mvc-id = <0x0>;
  1320.                 status = "okay";
  1321.                 linux,phandle = <0xff>;
  1322.                 phandle = <0xff>;
  1323.             };
  1324.  
  1325.             mvc@702da200 {
  1326.                 compatible = "nvidia,tegra210-mvc";
  1327.                 reg = <0x702da200 0x200>;
  1328.                 nvidia,ahub-mvc-id = <0x1>;
  1329.                 status = "okay";
  1330.                 linux,phandle = <0x100>;
  1331.                 phandle = <0x100>;
  1332.             };
  1333.  
  1334.             iqc@702de000 {
  1335.                 compatible = "nvidia,tegra210-iqc";
  1336.                 reg = <0x702de000 0x200>;
  1337.                 nvidia,ahub-iqc-id = <0x0>;
  1338.                 status = "disabled";
  1339.                 linux,phandle = <0x101>;
  1340.                 phandle = <0x101>;
  1341.             };
  1342.  
  1343.             iqc@702de200 {
  1344.                 compatible = "nvidia,tegra210-iqc";
  1345.                 reg = <0x702de200 0x200>;
  1346.                 nvidia,ahub-iqc-id = <0x1>;
  1347.                 status = "disabled";
  1348.                 linux,phandle = <0x102>;
  1349.                 phandle = <0x102>;
  1350.             };
  1351.  
  1352.             ope@702d8000 {
  1353.                 compatible = "nvidia,tegra210-ope";
  1354.                 reg = <0x702d8000 0x100 0x702d8100 0x100 0x702d8200 0x200>;
  1355.                 nvidia,ahub-ope-id = <0x0>;
  1356.                 status = "okay";
  1357.                 linux,phandle = <0x103>;
  1358.                 phandle = <0x103>;
  1359.  
  1360.                 peq@702d8100 {
  1361.                     status = "okay";
  1362.                 };
  1363.  
  1364.                 mbdrc@702d8200 {
  1365.                     status = "okay";
  1366.                 };
  1367.             };
  1368.  
  1369.             ope@702d8400 {
  1370.                 compatible = "nvidia,tegra210-ope";
  1371.                 reg = <0x702d8400 0x100 0x702d8500 0x100 0x702d8600 0x200>;
  1372.                 nvidia,ahub-ope-id = <0x1>;
  1373.                 status = "okay";
  1374.                 linux,phandle = <0x104>;
  1375.                 phandle = <0x104>;
  1376.  
  1377.                 peq@702d8500 {
  1378.                     status = "okay";
  1379.                 };
  1380.  
  1381.                 mbdrc@702d8600 {
  1382.                     status = "okay";
  1383.                 };
  1384.             };
  1385.  
  1386.             mvc@0x702da200 {
  1387.                 status = "okay";
  1388.             };
  1389.         };
  1390.  
  1391.         adsp_audio {
  1392.             compatible = "nvidia,tegra210-adsp-audio";
  1393.             wakeup-disable;
  1394.             iommus = <0x2b 0x22>;
  1395.             iommu-resv-regions = <0x0 0x0 0x0 0x70300000 0x0 0xfff00000 0xffffffff 0xffffffff>;
  1396.             iommu-group-id = <0x2>;
  1397.             nvidia,adma_ch_start = <0xb>;
  1398.             nvidia,adma_ch_cnt = <0xb>;
  1399.             interrupt-parent = <0x34>;
  1400.             interrupts = <0x0 0x23 0x4 0x1 0x0 0x24 0x4 0x1 0x0 0x25 0x4 0x1 0x0 0x26 0x4 0x1 0x0 0x27 0x4 0x1 0x0 0x28 0x4 0x1 0x0 0x29 0x4 0x1 0x0 0x2a 0x4 0x1 0x0 0x2b 0x4 0x1 0x0 0x2c 0x4 0x1 0x0 0x2d 0x4 0x1>;
  1401.             clocks = <0x21 0x6a 0x21 0xc6>;
  1402.             clock-names = "ahub", "ape";
  1403.             status = "okay";
  1404.             linux,phandle = <0x105>;
  1405.             phandle = <0x105>;
  1406.         };
  1407.     };
  1408.  
  1409.     timer {
  1410.         compatible = "arm,armv8-timer";
  1411.         interrupt-parent = <0x33>;
  1412.         interrupts = <0x1 0xd 0xf08 0x1 0xe 0xf08 0x1 0xb 0xf08 0x1 0xa 0xf08>;
  1413.         clock-frequency = <0x124f800>;
  1414.         status = "okay";
  1415.     };
  1416.  
  1417.     timer@60005000 {
  1418.         compatible = "nvidia,tegra210-timer", "nvidia,tegra30-timer", "nvidia,tegra30-timer-wdt";
  1419.         reg = <0x0 0x60005000 0x0 0x400>;
  1420.         interrupts = <0x0 0xb0 0x4 0x0 0xb1 0x4 0x0 0xb2 0x4 0x0 0xb3 0x4>;
  1421.         clocks = <0x21 0x5>;
  1422.         status = "okay";
  1423.     };
  1424.  
  1425.     rtc {
  1426.         compatible = "nvidia,tegra-rtc";
  1427.         reg = <0x0 0x7000e000 0x0 0x100>;
  1428.         interrupts = <0x0 0x2 0x4>;
  1429.         status = "okay";
  1430.         nvidia,pmc-wakeup = <0x37 0x1 0x10 0x4>;
  1431.     };
  1432.  
  1433.     dma@60020000 {
  1434.         compatible = "nvidia,tegra148-apbdma";
  1435.         reg = <0x0 0x60020000 0x0 0x1400>;
  1436.         clocks = <0x21 0x22>;
  1437.         clock-names = "dma";
  1438.         resets = <0x21 0x22>;
  1439.         reset-names = "dma";
  1440.         interrupts = <0x0 0x68 0x4 0x0 0x69 0x4 0x0 0x6a 0x4 0x0 0x6b 0x4 0x0 0x6c 0x4 0x0 0x6d 0x4 0x0 0x6e 0x4 0x0 0x6f 0x4 0x0 0x70 0x4 0x0 0x71 0x4 0x0 0x72 0x4 0x0 0x73 0x4 0x0 0x74 0x4 0x0 0x75 0x4 0x0 0x76 0x4 0x0 0x77 0x4 0x0 0x80 0x4 0x0 0x81 0x4 0x0 0x82 0x4 0x0 0x83 0x4 0x0 0x84 0x4 0x0 0x85 0x4 0x0 0x86 0x4 0x0 0x87 0x4 0x0 0x88 0x4 0x0 0x89 0x4 0x0 0x8a 0x4 0x0 0x8b 0x4 0x0 0x8c 0x4 0x0 0x8d 0x4 0x0 0x8e 0x4 0x0 0x8f 0x4>;
  1441.         #dma-cells = <0x1>;
  1442.         status = "okay";
  1443.         linux,phandle = <0x4c>;
  1444.         phandle = <0x4c>;
  1445.     };
  1446.  
  1447.     pinmux@700008d4 {
  1448.         compatible = "nvidia,tegra210-pinmux";
  1449.         reg = <0x0 0x700008d4 0x0 0x2a5 0x0 0x70003000 0x0 0x294>;
  1450.         #gpio-range-cells = <0x3>;
  1451.         status = "okay";
  1452.         pinctrl-names = "default", "drive", "unused";
  1453.         pinctrl-0 = <0x38>;
  1454.         pinctrl-1 = <0x39>;
  1455.         pinctrl-2 = <0x3a>;
  1456.         linux,phandle = <0x3b>;
  1457.         phandle = <0x3b>;
  1458.  
  1459.         clkreq_0_bi_dir {
  1460.             linux,phandle = <0x7b>;
  1461.             phandle = <0x7b>;
  1462.  
  1463.             clkreq0 {
  1464.                 nvidia,pins = "pex_l0_clkreq_n_pa1";
  1465.                 nvidia,tristate = <0x0>;
  1466.             };
  1467.         };
  1468.  
  1469.         clkreq_1_bi_dir {
  1470.             linux,phandle = <0x7c>;
  1471.             phandle = <0x7c>;
  1472.  
  1473.             clkreq1 {
  1474.                 nvidia,pins = "pex_l1_clkreq_n_pa4";
  1475.                 nvidia,tristate = <0x0>;
  1476.             };
  1477.         };
  1478.  
  1479.         clkreq_0_in_dir {
  1480.             linux,phandle = <0x7d>;
  1481.             phandle = <0x7d>;
  1482.  
  1483.             clkreq0 {
  1484.                 nvidia,pins = "pex_l0_clkreq_n_pa1";
  1485.                 nvidia,tristate = <0x1>;
  1486.             };
  1487.         };
  1488.  
  1489.         clkreq_1_in_dir {
  1490.             linux,phandle = <0x7e>;
  1491.             phandle = <0x7e>;
  1492.  
  1493.             clkreq1 {
  1494.                 nvidia,pins = "pex_l1_clkreq_n_pa4";
  1495.                 nvidia,tristate = <0x1>;
  1496.             };
  1497.         };
  1498.  
  1499.         prod-settings {
  1500.             #prod-cells = <0x4>;
  1501.  
  1502.             prod {
  1503.                 status = "okay";
  1504.                 nvidia,prod-boot-init;
  1505.                 prod = <0x0 0x1c4 0xf7f7f000 0x51212000 0x0 0x128 0x1f1f000 0x1010000 0x0 0x12c 0x1f1f000 0x1010000 0x0 0x1c8 0xf0003ffd 0x1040 0x0 0x1dc 0xf7f7f000 0x51212000 0x0 0x1e0 0xf0003ffd 0x1040 0x0 0x23c 0x1f1f000 0x1f1f000 0x0 0x20 0x1f1f000 0x1010000 0x0 0x44 0x1f1f000 0x1010000 0x0 0x50 0x1f1f000 0x1010000 0x0 0x58 0x1f1f000 0x1010000 0x0 0x5c 0x1f1f000 0x1010000 0x0 0xa0 0x1f1f000 0x1010000 0x0 0xa4 0x1f1f000 0x1010000 0x0 0xa8 0x1f1f000 0x1010000 0x0 0xac 0x1f1f000 0x1010000 0x0 0xb0 0x1f1f000 0x1f1f000 0x0 0xb4 0x1f1f000 0x1f1f000 0x0 0xb8 0x1f1f000 0x1f1f000 0x0 0xbc 0x1f1f000 0x1f1f000 0x0 0xc0 0x1f1f000 0x1f1f000 0x0 0xc4 0x1f1f000 0x1f1f000 0x1 0x0 0x7200 0x2000 0x1 0x4 0x7200 0x2000 0x1 0x8 0x7200 0x2000 0x1 0xc 0x7200 0x2000 0x1 0x10 0x7200 0x2000 0x1 0x14 0x7200 0x2000 0x1 0x1c 0x7200 0x2000 0x1 0x20 0x7200 0x2000 0x1 0x24 0x7200 0x2000 0x1 0x28 0x7200 0x2000 0x1 0x2c 0x7200 0x2000 0x1 0x30 0x7200 0x2000 0x1 0x160 0x1000 0x1000>;
  1506.             };
  1507.  
  1508.             i2s2_prod {
  1509.                 prod = <0x0 0xb0 0x1f1f000 0x1010000 0x0 0xb4 0x1f1f000 0x1010000 0x0 0xb8 0x1f1f000 0x1010000 0x0 0xbc 0x1f1f000 0x1010000>;
  1510.             };
  1511.  
  1512.             spi1_prod {
  1513.                 nvidia,prod-boot-init;
  1514.                 prod = <0x0 0x200 0xf0000000 0x50000000 0x0 0x204 0xf0000000 0x50000000 0x0 0x208 0xf0000000 0x50000000 0x0 0x20c 0xf0000000 0x50000000 0x0 0x210 0xf0000000 0x50000000 0x1 0x50 0x6000 0x6040 0x1 0x54 0x6000 0x6040 0x1 0x58 0x6000 0x6040 0x1 0x5c 0x6000 0x6040 0x1 0x60 0x6000 0x6040>;
  1515.             };
  1516.  
  1517.             spi2_prod {
  1518.                 nvidia,prod-boot-init;
  1519.                 prod = <0x0 0x214 0xf0000000 0xd0000000 0x0 0x218 0xf0000000 0xd0000000 0x0 0x21c 0xf0000000 0xd0000000 0x0 0x220 0xf0000000 0xd0000000 0x0 0x224 0xf0000000 0xd0000000 0x1 0x64 0x6000 0x6040 0x1 0x68 0x6000 0x6040 0x1 0x6c 0x6000 0x6040 0x1 0x70 0x6000 0x6040 0x1 0x74 0x6000 0x6040>;
  1520.             };
  1521.  
  1522.             spi3_prod {
  1523.                 nvidia,prod-boot-init;
  1524.                 prod = <0x0 0xcc 0x1404000 0x1414000 0x0 0xd0 0x1404000 0x1414000 0x0 0x140 0x1404000 0x1414000 0x0 0x144 0x1404000 0x1414000>;
  1525.             };
  1526.  
  1527.             spi4_prod {
  1528.                 nvidia,prod-boot-init;
  1529.                 prod = <0x0 0x268 0x1404000 0x1414000 0x0 0x26c 0x1404000 0x1414000 0x0 0x270 0x1404000 0x1414000 0x0 0x274 0x1404000 0x1414000>;
  1530.             };
  1531.  
  1532.             i2c0_prod {
  1533.                 nvidia,prod-boot-init;
  1534.                 prod = <0x0 0xd4 0x1f1f000 0x1f000 0x0 0xd8 0x1f1f000 0x1f000 0x1 0xbc 0x1100 0x0 0x1 0xc0 0x1100 0x0>;
  1535.             };
  1536.  
  1537.             i2c1_prod {
  1538.                 nvidia,prod-boot-init;
  1539.                 prod = <0x0 0xdc 0x1f1f000 0x1f000 0x0 0xe0 0x1f1f000 0x1f000 0x1 0xc4 0x1100 0x0 0x1 0xc8 0x1100 0x0>;
  1540.             };
  1541.  
  1542.             i2c2_prod {
  1543.                 nvidia,prod-boot-init;
  1544.                 prod = <0x0 0xe4 0x1f1f000 0x1f000 0x0 0xe8 0x1f1f000 0x1f000 0x1 0xcc 0x1100 0x0 0x1 0xd0 0x1100 0x0 0x0 0x60 0x1f1f000 0x1f000 0x0 0x64 0x1f1f000 0x1f000 0x1 0xd4 0x1100 0x0 0x1 0xd8 0x1100 0x0>;
  1545.             };
  1546.  
  1547.             i2c4_prod {
  1548.                 nvidia,prod-boot-init;
  1549.                 prod = <0x0 0x198 0x1f1f000 0x1f000 0x0 0x19c 0x1f1f000 0x1f000 0x1 0xdc 0x1100 0x0 0x1 0xe0 0x1100 0x0>;
  1550.             };
  1551.  
  1552.             i2c0_hs_prod {
  1553.                 prod = <0x0 0xd4 0x1f1f000 0x1f1f000 0x0 0xd8 0x1f1f000 0x1f1f000 0x1 0xbc 0x1100 0x1000 0x1 0xc0 0x1100 0x1000>;
  1554.             };
  1555.  
  1556.             i2c1_hs_prod {
  1557.                 prod = <0x0 0xdc 0x1f1f000 0x1f1f000 0x0 0xe0 0x1f1f000 0x1f1f000 0x1 0xc4 0x1100 0x1000 0x1 0xc8 0x1100 0x1000>;
  1558.             };
  1559.  
  1560.             i2c2_hs_prod {
  1561.                 prod = <0x0 0xe4 0x1f1f000 0x1f1f000 0x0 0xe8 0x1f1f000 0x1f1f000 0x1 0xcc 0x1100 0x1000 0x1 0xd0 0x1100 0x1000 0x0 0x60 0x1f1f000 0x1f1f000 0x0 0x64 0x1f1f000 0x1f1f000 0x1 0xd4 0x1100 0x1000 0x1 0xd8 0x1100 0x1000>;
  1562.             };
  1563.  
  1564.             i2c4_hs_prod {
  1565.                 prod = <0x0 0x198 0x1f1f000 0x1f1f000 0x0 0x19c 0x1f1f000 0x1f1f000 0x1 0xdc 0x1100 0x1000 0x1 0xe0 0x1100 0x1000>;
  1566.             };
  1567.         };
  1568.  
  1569.         sdmmc1_schmitt_enable {
  1570.             linux,phandle = <0x90>;
  1571.             phandle = <0x90>;
  1572.  
  1573.             sdmmc1 {
  1574.                 nvidia,pins = "sdmmc1_cmd_pm1", "sdmmc1_dat0_pm5", "sdmmc1_dat1_pm4", "sdmmc1_dat2_pm3", "sdmmc1_dat3_pm2";
  1575.                 nvidia,schmitt = <0x1>;
  1576.             };
  1577.         };
  1578.  
  1579.         sdmmc1_schmitt_disable {
  1580.             linux,phandle = <0x91>;
  1581.             phandle = <0x91>;
  1582.  
  1583.             sdmmc1 {
  1584.                 nvidia,pins = "sdmmc1_cmd_pm1", "sdmmc1_dat0_pm5", "sdmmc1_dat1_pm4", "sdmmc1_dat2_pm3", "sdmmc1_dat3_pm2";
  1585.                 nvidia,schmitt = <0x0>;
  1586.             };
  1587.         };
  1588.  
  1589.         sdmmc1_clk_schmitt_enable {
  1590.             linux,phandle = <0x92>;
  1591.             phandle = <0x92>;
  1592.  
  1593.             sdmmc1 {
  1594.                 nvidia,pins = "sdmmc1_clk_pm0";
  1595.                 nvidia,schmitt = <0x1>;
  1596.             };
  1597.         };
  1598.  
  1599.         sdmmc1_clk_schmitt_disable {
  1600.             linux,phandle = <0x93>;
  1601.             phandle = <0x93>;
  1602.  
  1603.             sdmmc1 {
  1604.                 nvidia,pins = "sdmmc1_clk_pm0";
  1605.                 nvidia,schmitt = <0x0>;
  1606.             };
  1607.         };
  1608.  
  1609.         sdmmc1_drv_code {
  1610.             linux,phandle = <0x94>;
  1611.             phandle = <0x94>;
  1612.  
  1613.             sdmmc1 {
  1614.                 nvidia,pins = "drive_sdmmc1";
  1615.                 nvidia,pull-down-strength = <0x15>;
  1616.                 nvidia,pull-up-strength = <0x11>;
  1617.             };
  1618.         };
  1619.  
  1620.         sdmmc1_default_drv_code {
  1621.             linux,phandle = <0x95>;
  1622.             phandle = <0x95>;
  1623.  
  1624.             sdmmc1 {
  1625.                 nvidia,pins = "drive_sdmmc1";
  1626.                 nvidia,pull-down-strength = <0x12>;
  1627.                 nvidia,pull-up-strength = <0x12>;
  1628.             };
  1629.         };
  1630.  
  1631.         sdmmc3_schmitt_enable {
  1632.             linux,phandle = <0x88>;
  1633.             phandle = <0x88>;
  1634.  
  1635.             sdmmc3 {
  1636.                 nvidia,pins = "sdmmc3_cmd_pp1", "sdmmc3_dat0_pp5", "sdmmc3_dat1_pp4", "sdmmc3_dat2_pp3", "sdmmc3_dat3_pp2";
  1637.                 nvidia,schmitt = <0x1>;
  1638.             };
  1639.         };
  1640.  
  1641.         sdmmc3_schmitt_disable {
  1642.             linux,phandle = <0x89>;
  1643.             phandle = <0x89>;
  1644.  
  1645.             sdmmc3 {
  1646.                 nvidia,pins = "sdmmc3_cmd_pp1", "sdmmc3_dat0_pp5", "sdmmc3_dat1_pp4", "sdmmc3_dat2_pp3", "sdmmc3_dat3_pp2";
  1647.                 nvidia,schmitt = <0x0>;
  1648.             };
  1649.         };
  1650.  
  1651.         sdmmc3_clk_schmitt_enable {
  1652.             linux,phandle = <0x8a>;
  1653.             phandle = <0x8a>;
  1654.  
  1655.             sdmmc3 {
  1656.                 nvidia,pins = "sdmmc3_clk_pp0";
  1657.                 nvidia,schmitt = <0x1>;
  1658.             };
  1659.         };
  1660.  
  1661.         sdmmc3_clk_schmitt_disable {
  1662.             linux,phandle = <0x8b>;
  1663.             phandle = <0x8b>;
  1664.  
  1665.             sdmmc3 {
  1666.                 nvidia,pins = "sdmmc3_clk_pp0";
  1667.                 nvidia,schmitt = <0x0>;
  1668.             };
  1669.         };
  1670.  
  1671.         sdmmc3_drv_code {
  1672.             linux,phandle = <0x8c>;
  1673.             phandle = <0x8c>;
  1674.  
  1675.             sdmmc3 {
  1676.                 nvidia,pins = "drive_sdmmc3";
  1677.                 nvidia,pull-down-strength = <0x15>;
  1678.                 nvidia,pull-up-strength = <0x11>;
  1679.             };
  1680.         };
  1681.  
  1682.         sdmmc3_default_drv_code {
  1683.             linux,phandle = <0x8d>;
  1684.             phandle = <0x8d>;
  1685.  
  1686.             sdmmc3 {
  1687.                 nvidia,pins = "drive_sdmmc3";
  1688.                 nvidia,pull-down-strength = <0x12>;
  1689.                 nvidia,pull-up-strength = <0x12>;
  1690.             };
  1691.         };
  1692.  
  1693.         dvfs_pwm_active {
  1694.             linux,phandle = <0x9b>;
  1695.             phandle = <0x9b>;
  1696.  
  1697.             dvfs_pwm_pbb1 {
  1698.                 nvidia,pins = "dvfs_pwm_pbb1";
  1699.                 nvidia,tristate = <0x0>;
  1700.             };
  1701.         };
  1702.  
  1703.         dvfs_pwm_inactive {
  1704.             linux,phandle = <0x9c>;
  1705.             phandle = <0x9c>;
  1706.  
  1707.             dvfs_pwm_pbb1 {
  1708.                 nvidia,pins = "dvfs_pwm_pbb1";
  1709.                 nvidia,tristate = <0x1>;
  1710.             };
  1711.         };
  1712.  
  1713.         common {
  1714.             linux,phandle = <0x38>;
  1715.             phandle = <0x38>;
  1716.  
  1717.             dvfs_pwm_pbb1 {
  1718.                 nvidia,pins = "dvfs_pwm_pbb1";
  1719.                 nvidia,function = "cldvfs";
  1720.                 nvidia,pull = <0x0>;
  1721.                 nvidia,tristate = <0x1>;
  1722.                 nvidia,enable-input = <0x0>;
  1723.             };
  1724.  
  1725.             dmic1_clk_pe0 {
  1726.                 nvidia,pins = "dmic1_clk_pe0";
  1727.                 nvidia,function = "i2s3";
  1728.                 nvidia,pull = <0x0>;
  1729.                 nvidia,tristate = <0x0>;
  1730.                 nvidia,enable-input = <0x1>;
  1731.             };
  1732.  
  1733.             dmic1_dat_pe1 {
  1734.                 nvidia,pins = "dmic1_dat_pe1";
  1735.                 nvidia,function = "i2s3";
  1736.                 nvidia,pull = <0x0>;
  1737.                 nvidia,tristate = <0x0>;
  1738.                 nvidia,enable-input = <0x1>;
  1739.             };
  1740.  
  1741.             dmic2_clk_pe2 {
  1742.                 nvidia,pins = "dmic2_clk_pe2";
  1743.                 nvidia,function = "i2s3";
  1744.                 nvidia,pull = <0x0>;
  1745.                 nvidia,tristate = <0x0>;
  1746.                 nvidia,enable-input = <0x1>;
  1747.             };
  1748.  
  1749.             dmic2_dat_pe3 {
  1750.                 nvidia,pins = "dmic2_dat_pe3";
  1751.                 nvidia,function = "i2s3";
  1752.                 nvidia,pull = <0x0>;
  1753.                 nvidia,tristate = <0x0>;
  1754.                 nvidia,enable-input = <0x1>;
  1755.             };
  1756.  
  1757.             pe7 {
  1758.                 nvidia,pins = "pe7";
  1759.                 nvidia,function = "pwm3";
  1760.                 nvidia,pull = <0x0>;
  1761.                 nvidia,tristate = <0x0>;
  1762.                 nvidia,enable-input = <0x0>;
  1763.             };
  1764.  
  1765.             gen3_i2c_scl_pf0 {
  1766.                 nvidia,pins = "gen3_i2c_scl_pf0";
  1767.                 nvidia,function = "i2c3";
  1768.                 nvidia,pull = <0x0>;
  1769.                 nvidia,tristate = <0x0>;
  1770.                 nvidia,enable-input = <0x1>;
  1771.                 nvidia,io-high-voltage = <0x0>;
  1772.             };
  1773.  
  1774.             gen3_i2c_sda_pf1 {
  1775.                 nvidia,pins = "gen3_i2c_sda_pf1";
  1776.                 nvidia,function = "i2c3";
  1777.                 nvidia,pull = <0x0>;
  1778.                 nvidia,tristate = <0x0>;
  1779.                 nvidia,enable-input = <0x1>;
  1780.                 nvidia,io-high-voltage = <0x0>;
  1781.             };
  1782.  
  1783.             cam_i2c_scl_ps2 {
  1784.                 nvidia,pins = "cam_i2c_scl_ps2";
  1785.                 nvidia,function = "i2cvi";
  1786.                 nvidia,pull = <0x0>;
  1787.                 nvidia,tristate = <0x0>;
  1788.                 nvidia,enable-input = <0x1>;
  1789.                 nvidia,io-high-voltage = <0x1>;
  1790.             };
  1791.  
  1792.             cam_i2c_sda_ps3 {
  1793.                 nvidia,pins = "cam_i2c_sda_ps3";
  1794.                 nvidia,function = "i2cvi";
  1795.                 nvidia,pull = <0x0>;
  1796.                 nvidia,tristate = <0x0>;
  1797.                 nvidia,enable-input = <0x1>;
  1798.                 nvidia,io-high-voltage = <0x1>;
  1799.             };
  1800.  
  1801.             cam1_mclk_ps0 {
  1802.                 nvidia,pins = "cam1_mclk_ps0";
  1803.                 nvidia,function = "extperiph3";
  1804.                 nvidia,pull = <0x0>;
  1805.                 nvidia,tristate = <0x0>;
  1806.                 nvidia,enable-input = <0x0>;
  1807.             };
  1808.  
  1809.             cam2_mclk_ps1 {
  1810.                 nvidia,pins = "cam2_mclk_ps1";
  1811.                 nvidia,function = "extperiph3";
  1812.                 nvidia,pull = <0x0>;
  1813.                 nvidia,tristate = <0x0>;
  1814.                 nvidia,enable-input = <0x0>;
  1815.             };
  1816.  
  1817.             pex_l0_clkreq_n_pa1 {
  1818.                 nvidia,pins = "pex_l0_clkreq_n_pa1";
  1819.                 nvidia,function = "pe0";
  1820.                 nvidia,pull = <0x0>;
  1821.                 nvidia,tristate = <0x0>;
  1822.                 nvidia,enable-input = <0x1>;
  1823.                 nvidia,io-high-voltage = <0x1>;
  1824.             };
  1825.  
  1826.             pex_l0_rst_n_pa0 {
  1827.                 nvidia,pins = "pex_l0_rst_n_pa0";
  1828.                 nvidia,function = "pe0";
  1829.                 nvidia,pull = <0x0>;
  1830.                 nvidia,tristate = <0x0>;
  1831.                 nvidia,enable-input = <0x0>;
  1832.                 nvidia,io-high-voltage = <0x1>;
  1833.             };
  1834.  
  1835.             pex_l1_clkreq_n_pa4 {
  1836.                 nvidia,pins = "pex_l1_clkreq_n_pa4";
  1837.                 nvidia,function = "pe1";
  1838.                 nvidia,pull = <0x0>;
  1839.                 nvidia,tristate = <0x0>;
  1840.                 nvidia,enable-input = <0x1>;
  1841.                 nvidia,io-high-voltage = <0x1>;
  1842.             };
  1843.  
  1844.             pex_l1_rst_n_pa3 {
  1845.                 nvidia,pins = "pex_l1_rst_n_pa3";
  1846.                 nvidia,function = "pe1";
  1847.                 nvidia,pull = <0x0>;
  1848.                 nvidia,tristate = <0x0>;
  1849.                 nvidia,enable-input = <0x0>;
  1850.                 nvidia,io-high-voltage = <0x1>;
  1851.             };
  1852.  
  1853.             pex_wake_n_pa2 {
  1854.                 nvidia,pins = "pex_wake_n_pa2";
  1855.                 nvidia,function = "pe";
  1856.                 nvidia,pull = <0x0>;
  1857.                 nvidia,tristate = <0x0>;
  1858.                 nvidia,enable-input = <0x1>;
  1859.                 nvidia,io-high-voltage = <0x1>;
  1860.             };
  1861.  
  1862.             sdmmc1_clk_pm0 {
  1863.                 nvidia,pins = "sdmmc1_clk_pm0";
  1864.                 nvidia,function = "sdmmc1";
  1865.                 nvidia,pull = <0x0>;
  1866.                 nvidia,tristate = <0x0>;
  1867.                 nvidia,enable-input = <0x1>;
  1868.             };
  1869.  
  1870.             sdmmc1_cmd_pm1 {
  1871.                 nvidia,pins = "sdmmc1_cmd_pm1";
  1872.                 nvidia,function = "sdmmc1";
  1873.                 nvidia,pull = <0x2>;
  1874.                 nvidia,tristate = <0x0>;
  1875.                 nvidia,enable-input = <0x1>;
  1876.             };
  1877.  
  1878.             sdmmc1_dat0_pm5 {
  1879.                 nvidia,pins = "sdmmc1_dat0_pm5";
  1880.                 nvidia,function = "sdmmc1";
  1881.                 nvidia,pull = <0x2>;
  1882.                 nvidia,tristate = <0x0>;
  1883.                 nvidia,enable-input = <0x1>;
  1884.             };
  1885.  
  1886.             sdmmc1_dat1_pm4 {
  1887.                 nvidia,pins = "sdmmc1_dat1_pm4";
  1888.                 nvidia,function = "sdmmc1";
  1889.                 nvidia,pull = <0x2>;
  1890.                 nvidia,tristate = <0x0>;
  1891.                 nvidia,enable-input = <0x1>;
  1892.             };
  1893.  
  1894.             sdmmc1_dat2_pm3 {
  1895.                 nvidia,pins = "sdmmc1_dat2_pm3";
  1896.                 nvidia,function = "sdmmc1";
  1897.                 nvidia,pull = <0x2>;
  1898.                 nvidia,tristate = <0x0>;
  1899.                 nvidia,enable-input = <0x1>;
  1900.             };
  1901.  
  1902.             sdmmc1_dat3_pm2 {
  1903.                 nvidia,pins = "sdmmc1_dat3_pm2";
  1904.                 nvidia,function = "sdmmc1";
  1905.                 nvidia,pull = <0x2>;
  1906.                 nvidia,tristate = <0x0>;
  1907.                 nvidia,enable-input = <0x1>;
  1908.             };
  1909.  
  1910.             sdmmc3_clk_pp0 {
  1911.                 nvidia,pins = "sdmmc3_clk_pp0";
  1912.                 nvidia,function = "sdmmc3";
  1913.                 nvidia,pull = <0x0>;
  1914.                 nvidia,tristate = <0x0>;
  1915.                 nvidia,enable-input = <0x1>;
  1916.             };
  1917.  
  1918.             sdmmc3_cmd_pp1 {
  1919.                 nvidia,pins = "sdmmc3_cmd_pp1";
  1920.                 nvidia,function = "sdmmc3";
  1921.                 nvidia,pull = <0x2>;
  1922.                 nvidia,tristate = <0x0>;
  1923.                 nvidia,enable-input = <0x1>;
  1924.             };
  1925.  
  1926.             sdmmc3_dat0_pp5 {
  1927.                 nvidia,pins = "sdmmc3_dat0_pp5";
  1928.                 nvidia,function = "sdmmc3";
  1929.                 nvidia,pull = <0x2>;
  1930.                 nvidia,tristate = <0x0>;
  1931.                 nvidia,enable-input = <0x1>;
  1932.             };
  1933.  
  1934.             sdmmc3_dat1_pp4 {
  1935.                 nvidia,pins = "sdmmc3_dat1_pp4";
  1936.                 nvidia,function = "sdmmc3";
  1937.                 nvidia,pull = <0x2>;
  1938.                 nvidia,tristate = <0x0>;
  1939.                 nvidia,enable-input = <0x1>;
  1940.             };
  1941.  
  1942.             sdmmc3_dat2_pp3 {
  1943.                 nvidia,pins = "sdmmc3_dat2_pp3";
  1944.                 nvidia,function = "sdmmc3";
  1945.                 nvidia,pull = <0x2>;
  1946.                 nvidia,tristate = <0x0>;
  1947.                 nvidia,enable-input = <0x1>;
  1948.             };
  1949.  
  1950.             sdmmc3_dat3_pp2 {
  1951.                 nvidia,pins = "sdmmc3_dat3_pp2";
  1952.                 nvidia,function = "sdmmc3";
  1953.                 nvidia,pull = <0x2>;
  1954.                 nvidia,tristate = <0x0>;
  1955.                 nvidia,enable-input = <0x1>;
  1956.             };
  1957.  
  1958.             shutdown {
  1959.                 nvidia,pins = "shutdown";
  1960.                 nvidia,function = "shutdown";
  1961.                 nvidia,pull = <0x0>;
  1962.                 nvidia,tristate = <0x0>;
  1963.                 nvidia,enable-input = <0x0>;
  1964.             };
  1965.  
  1966.             lcd_gpio2_pv4 {
  1967.                 nvidia,pins = "lcd_gpio2_pv4";
  1968.                 nvidia,function = "pwm1";
  1969.                 nvidia,pull = <0x0>;
  1970.                 nvidia,tristate = <0x0>;
  1971.                 nvidia,enable-input = <0x0>;
  1972.             };
  1973.  
  1974.             pwr_i2c_scl_py3 {
  1975.                 nvidia,pins = "pwr_i2c_scl_py3";
  1976.                 nvidia,function = "i2cpmu";
  1977.                 nvidia,pull = <0x0>;
  1978.                 nvidia,tristate = <0x0>;
  1979.                 nvidia,enable-input = <0x1>;
  1980.                 nvidia,io-high-voltage = <0x0>;
  1981.             };
  1982.  
  1983.             pwr_i2c_sda_py4 {
  1984.                 nvidia,pins = "pwr_i2c_sda_py4";
  1985.                 nvidia,function = "i2cpmu";
  1986.                 nvidia,pull = <0x0>;
  1987.                 nvidia,tristate = <0x0>;
  1988.                 nvidia,enable-input = <0x1>;
  1989.                 nvidia,io-high-voltage = <0x0>;
  1990.             };
  1991.  
  1992.             clk_32k_in {
  1993.                 nvidia,pins = "clk_32k_in";
  1994.                 nvidia,function = "clk";
  1995.                 nvidia,pull = <0x0>;
  1996.                 nvidia,tristate = <0x0>;
  1997.                 nvidia,enable-input = <0x1>;
  1998.             };
  1999.  
  2000.             pz1 {
  2001.                 nvidia,pins = "pz1";
  2002.                 nvidia,function = "sdmmc1";
  2003.                 nvidia,pull = <0x2>;
  2004.                 nvidia,tristate = <0x0>;
  2005.                 nvidia,enable-input = <0x1>;
  2006.             };
  2007.  
  2008.             pz5 {
  2009.                 nvidia,pins = "pz5";
  2010.                 nvidia,function = "soc";
  2011.                 nvidia,pull = <0x2>;
  2012.                 nvidia,tristate = <0x0>;
  2013.                 nvidia,enable-input = <0x1>;
  2014.             };
  2015.  
  2016.             core_pwr_req {
  2017.                 nvidia,pins = "core_pwr_req";
  2018.                 nvidia,function = "core";
  2019.                 nvidia,pull = <0x0>;
  2020.                 nvidia,tristate = <0x0>;
  2021.                 nvidia,enable-input = <0x0>;
  2022.             };
  2023.  
  2024.             pwr_int_n {
  2025.                 nvidia,pins = "pwr_int_n";
  2026.                 nvidia,function = "pmi";
  2027.                 nvidia,pull = <0x2>;
  2028.                 nvidia,tristate = <0x0>;
  2029.                 nvidia,enable-input = <0x1>;
  2030.             };
  2031.  
  2032.             gen1_i2c_scl_pj1 {
  2033.                 nvidia,pins = "gen1_i2c_scl_pj1";
  2034.                 nvidia,function = "i2c1";
  2035.                 nvidia,pull = <0x0>;
  2036.                 nvidia,tristate = <0x0>;
  2037.                 nvidia,enable-input = <0x1>;
  2038.                 nvidia,io-high-voltage = <0x1>;
  2039.             };
  2040.  
  2041.             gen1_i2c_sda_pj0 {
  2042.                 nvidia,pins = "gen1_i2c_sda_pj0";
  2043.                 nvidia,function = "i2c1";
  2044.                 nvidia,pull = <0x0>;
  2045.                 nvidia,tristate = <0x0>;
  2046.                 nvidia,enable-input = <0x1>;
  2047.                 nvidia,io-high-voltage = <0x1>;
  2048.             };
  2049.  
  2050.             gen2_i2c_scl_pj2 {
  2051.                 nvidia,pins = "gen2_i2c_scl_pj2";
  2052.                 nvidia,function = "i2c2";
  2053.                 nvidia,pull = <0x0>;
  2054.                 nvidia,tristate = <0x0>;
  2055.                 nvidia,enable-input = <0x1>;
  2056.                 nvidia,io-high-voltage = <0x1>;
  2057.             };
  2058.  
  2059.             gen2_i2c_sda_pj3 {
  2060.                 nvidia,pins = "gen2_i2c_sda_pj3";
  2061.                 nvidia,function = "i2c2";
  2062.                 nvidia,pull = <0x0>;
  2063.                 nvidia,tristate = <0x0>;
  2064.                 nvidia,enable-input = <0x1>;
  2065.                 nvidia,io-high-voltage = <0x1>;
  2066.             };
  2067.  
  2068.             uart2_tx_pg0 {
  2069.                 nvidia,pins = "uart2_tx_pg0";
  2070.                 nvidia,function = "uartb";
  2071.                 nvidia,pull = <0x0>;
  2072.                 nvidia,tristate = <0x0>;
  2073.                 nvidia,enable-input = <0x0>;
  2074.             };
  2075.  
  2076.             uart2_rx_pg1 {
  2077.                 nvidia,pins = "uart2_rx_pg1";
  2078.                 nvidia,function = "uartb";
  2079.                 nvidia,pull = <0x1>;
  2080.                 nvidia,tristate = <0x0>;
  2081.                 nvidia,enable-input = <0x1>;
  2082.             };
  2083.  
  2084.             uart1_tx_pu0 {
  2085.                 nvidia,pins = "uart1_tx_pu0";
  2086.                 nvidia,function = "uarta";
  2087.                 nvidia,pull = <0x0>;
  2088.                 nvidia,tristate = <0x0>;
  2089.                 nvidia,enable-input = <0x0>;
  2090.             };
  2091.  
  2092.             uart1_rx_pu1 {
  2093.                 nvidia,pins = "uart1_rx_pu1";
  2094.                 nvidia,function = "uarta";
  2095.                 nvidia,pull = <0x0>;
  2096.                 nvidia,tristate = <0x0>;
  2097.                 nvidia,enable-input = <0x1>;
  2098.             };
  2099.  
  2100.             jtag_rtck {
  2101.                 nvidia,pins = "jtag_rtck";
  2102.                 nvidia,function = "jtag";
  2103.                 nvidia,pull = <0x0>;
  2104.                 nvidia,tristate = <0x0>;
  2105.                 nvidia,enable-input = <0x0>;
  2106.             };
  2107.  
  2108.             uart3_tx_pd1 {
  2109.                 nvidia,pins = "uart3_tx_pd1";
  2110.                 nvidia,function = "uartc";
  2111.                 nvidia,pull = <0x0>;
  2112.                 nvidia,tristate = <0x0>;
  2113.                 nvidia,enable-input = <0x0>;
  2114.             };
  2115.  
  2116.             uart3_rx_pd2 {
  2117.                 nvidia,pins = "uart3_rx_pd2";
  2118.                 nvidia,function = "uartc";
  2119.                 nvidia,pull = <0x0>;
  2120.                 nvidia,tristate = <0x0>;
  2121.                 nvidia,enable-input = <0x1>;
  2122.             };
  2123.  
  2124.             uart3_rts_pd3 {
  2125.                 nvidia,pins = "uart3_rts_pd3";
  2126.                 nvidia,function = "uartc";
  2127.                 nvidia,pull = <0x2>;
  2128.                 nvidia,tristate = <0x0>;
  2129.                 nvidia,enable-input = <0x0>;
  2130.             };
  2131.  
  2132.             uart3_cts_pd4 {
  2133.                 nvidia,pins = "uart3_cts_pd4";
  2134.                 nvidia,function = "uartc";
  2135.                 nvidia,pull = <0x2>;
  2136.                 nvidia,tristate = <0x0>;
  2137.                 nvidia,enable-input = <0x1>;
  2138.             };
  2139.  
  2140.             uart4_tx_pi4 {
  2141.                 nvidia,pins = "uart4_tx_pi4";
  2142.                 nvidia,function = "uartd";
  2143.                 nvidia,pull = <0x0>;
  2144.                 nvidia,tristate = <0x0>;
  2145.                 nvidia,enable-input = <0x0>;
  2146.             };
  2147.  
  2148.             uart4_rx_pi5 {
  2149.                 nvidia,pins = "uart4_rx_pi5";
  2150.                 nvidia,function = "uartd";
  2151.                 nvidia,pull = <0x0>;
  2152.                 nvidia,tristate = <0x0>;
  2153.                 nvidia,enable-input = <0x1>;
  2154.             };
  2155.  
  2156.             uart4_rts_pi6 {
  2157.                 nvidia,pins = "uart4_rts_pi6";
  2158.                 nvidia,function = "uartd";
  2159.                 nvidia,pull = <0x0>;
  2160.                 nvidia,tristate = <0x0>;
  2161.                 nvidia,enable-input = <0x0>;
  2162.             };
  2163.  
  2164.             uart4_cts_pi7 {
  2165.                 nvidia,pins = "uart4_cts_pi7";
  2166.                 nvidia,function = "uartd";
  2167.                 nvidia,pull = <0x2>;
  2168.                 nvidia,tristate = <0x0>;
  2169.                 nvidia,enable-input = <0x1>;
  2170.             };
  2171.  
  2172.             qspi_io0_pee2 {
  2173.                 nvidia,pins = "qspi_io0_pee2";
  2174.                 nvidia,function = "qspi";
  2175.                 nvidia,pull = <0x0>;
  2176.                 nvidia,tristate = <0x0>;
  2177.                 nvidia,enable-input = <0x1>;
  2178.             };
  2179.  
  2180.             qspi_io1_pee3 {
  2181.                 nvidia,pins = "qspi_io1_pee3";
  2182.                 nvidia,function = "qspi";
  2183.                 nvidia,pull = <0x0>;
  2184.                 nvidia,tristate = <0x0>;
  2185.                 nvidia,enable-input = <0x1>;
  2186.             };
  2187.  
  2188.             qspi_sck_pee0 {
  2189.                 nvidia,pins = "qspi_sck_pee0";
  2190.                 nvidia,function = "qspi";
  2191.                 nvidia,pull = <0x0>;
  2192.                 nvidia,tristate = <0x0>;
  2193.                 nvidia,enable-input = <0x1>;
  2194.             };
  2195.  
  2196.             qspi_cs_n_pee1 {
  2197.                 nvidia,pins = "qspi_cs_n_pee1";
  2198.                 nvidia,function = "qspi";
  2199.                 nvidia,pull = <0x0>;
  2200.                 nvidia,tristate = <0x0>;
  2201.                 nvidia,enable-input = <0x0>;
  2202.             };
  2203.  
  2204.             dap2_din_paa2 {
  2205.                 nvidia,pins = "dap2_din_paa2";
  2206.                 nvidia,function = "i2s2";
  2207.                 nvidia,pull = <0x0>;
  2208.                 nvidia,tristate = <0x0>;
  2209.                 nvidia,enable-input = <0x1>;
  2210.             };
  2211.  
  2212.             dap2_dout_paa3 {
  2213.                 nvidia,pins = "dap2_dout_paa3";
  2214.                 nvidia,function = "i2s2";
  2215.                 nvidia,pull = <0x0>;
  2216.                 nvidia,tristate = <0x0>;
  2217.                 nvidia,enable-input = <0x1>;
  2218.             };
  2219.  
  2220.             dap2_fs_paa0 {
  2221.                 nvidia,pins = "dap2_fs_paa0";
  2222.                 nvidia,function = "i2s2";
  2223.                 nvidia,pull = <0x0>;
  2224.                 nvidia,tristate = <0x0>;
  2225.                 nvidia,enable-input = <0x1>;
  2226.             };
  2227.  
  2228.             dap2_sclk_paa1 {
  2229.                 nvidia,pins = "dap2_sclk_paa1";
  2230.                 nvidia,function = "i2s2";
  2231.                 nvidia,pull = <0x0>;
  2232.                 nvidia,tristate = <0x0>;
  2233.                 nvidia,enable-input = <0x1>;
  2234.             };
  2235.  
  2236.             dp_hpd0_pcc6 {
  2237.                 nvidia,pins = "dp_hpd0_pcc6";
  2238.                 nvidia,function = "dp";
  2239.                 nvidia,pull = <0x0>;
  2240.                 nvidia,tristate = <0x0>;
  2241.                 nvidia,enable-input = <0x1>;
  2242.             };
  2243.  
  2244.             hdmi_int_dp_hpd_pcc1 {
  2245.                 nvidia,pins = "hdmi_int_dp_hpd_pcc1";
  2246.                 nvidia,function = "dp";
  2247.                 nvidia,pull = <0x0>;
  2248.                 nvidia,tristate = <0x0>;
  2249.                 nvidia,enable-input = <0x1>;
  2250.                 nvidia,io-high-voltage = <0x0>;
  2251.             };
  2252.  
  2253.             hdmi_cec_pcc0 {
  2254.                 nvidia,pins = "hdmi_cec_pcc0";
  2255.                 nvidia,function = "cec";
  2256.                 nvidia,pull = <0x0>;
  2257.                 nvidia,tristate = <0x0>;
  2258.                 nvidia,enable-input = <0x1>;
  2259.                 nvidia,io-high-voltage = <0x1>;
  2260.             };
  2261.  
  2262.             aud_mclk_pbb0 {
  2263.                 nvidia,pins = "aud_mclk_pbb0";
  2264.                 nvidia,function = "rsvd1";
  2265.                 nvidia,pull = <0x2>;
  2266.                 nvidia,tristate = <0x0>;
  2267.                 nvidia,enable-input = <0x1>;
  2268.             };
  2269.  
  2270.             dap1_din_pb1 {
  2271.                 nvidia,pins = "dap1_din_pb1";
  2272.                 nvidia,function = "rsvd1";
  2273.                 nvidia,pull = <0x1>;
  2274.                 nvidia,tristate = <0x0>;
  2275.                 nvidia,enable-input = <0x1>;
  2276.             };
  2277.  
  2278.             dap1_dout_pb2 {
  2279.                 nvidia,pins = "dap1_dout_pb2";
  2280.                 nvidia,function = "rsvd1";
  2281.                 nvidia,pull = <0x1>;
  2282.                 nvidia,tristate = <0x0>;
  2283.                 nvidia,enable-input = <0x1>;
  2284.             };
  2285.  
  2286.             dap1_fs_pb0 {
  2287.                 nvidia,pins = "dap1_fs_pb0";
  2288.                 nvidia,function = "rsvd1";
  2289.                 nvidia,pull = <0x1>;
  2290.                 nvidia,tristate = <0x0>;
  2291.                 nvidia,enable-input = <0x1>;
  2292.             };
  2293.  
  2294.             dap1_sclk_pb3 {
  2295.                 nvidia,pins = "dap1_sclk_pb3";
  2296.                 nvidia,function = "rsvd1";
  2297.                 nvidia,pull = <0x1>;
  2298.                 nvidia,tristate = <0x0>;
  2299.                 nvidia,enable-input = <0x1>;
  2300.             };
  2301.  
  2302.             spi2_mosi_pb4 {
  2303.                 nvidia,pins = "spi2_mosi_pb4";
  2304.                 nvidia,function = "rsvd2";
  2305.                 nvidia,pull = <0x1>;
  2306.                 nvidia,tristate = <0x0>;
  2307.                 nvidia,enable-input = <0x1>;
  2308.             };
  2309.  
  2310.             spi2_miso_pb5 {
  2311.                 nvidia,pins = "spi2_miso_pb5";
  2312.                 nvidia,function = "rsvd2";
  2313.                 nvidia,pull = <0x1>;
  2314.                 nvidia,tristate = <0x0>;
  2315.                 nvidia,enable-input = <0x1>;
  2316.             };
  2317.  
  2318.             spi2_sck_pb6 {
  2319.                 nvidia,pins = "spi2_sck_pb6";
  2320.                 nvidia,function = "rsvd2";
  2321.                 nvidia,pull = <0x1>;
  2322.                 nvidia,tristate = <0x0>;
  2323.                 nvidia,enable-input = <0x1>;
  2324.             };
  2325.  
  2326.             spi2_cs0_pb7 {
  2327.                 nvidia,pins = "spi2_cs0_pb7";
  2328.                 nvidia,function = "rsvd2";
  2329.                 nvidia,pull = <0x1>;
  2330.                 nvidia,tristate = <0x0>;
  2331.                 nvidia,enable-input = <0x1>;
  2332.             };
  2333.  
  2334.             spi2_cs1_pdd0 {
  2335.                 nvidia,pins = "spi2_cs1_pdd0";
  2336.                 nvidia,function = "rsvd1";
  2337.                 nvidia,pull = <0x1>;
  2338.                 nvidia,tristate = <0x0>;
  2339.                 nvidia,enable-input = <0x1>;
  2340.             };
  2341.  
  2342.             pe6 {
  2343.                 nvidia,pins = "pe6";
  2344.                 nvidia,function = "rsvd0";
  2345.                 nvidia,pull = <0x1>;
  2346.                 nvidia,tristate = <0x0>;
  2347.                 nvidia,enable-input = <0x1>;
  2348.             };
  2349.  
  2350.             cam_af_en_ps5 {
  2351.                 nvidia,pins = "cam_af_en_ps5";
  2352.                 nvidia,function = "rsvd2";
  2353.                 nvidia,pull = <0x2>;
  2354.                 nvidia,tristate = <0x0>;
  2355.                 nvidia,enable-input = <0x1>;
  2356.             };
  2357.  
  2358.             cam1_pwdn_ps7 {
  2359.                 nvidia,pins = "cam1_pwdn_ps7";
  2360.                 nvidia,function = "rsvd1";
  2361.                 nvidia,pull = <0x0>;
  2362.                 nvidia,tristate = <0x0>;
  2363.                 nvidia,enable-input = <0x0>;
  2364.             };
  2365.  
  2366.             cam2_pwdn_pt0 {
  2367.                 nvidia,pins = "cam2_pwdn_pt0";
  2368.                 nvidia,function = "rsvd1";
  2369.                 nvidia,pull = <0x0>;
  2370.                 nvidia,tristate = <0x0>;
  2371.                 nvidia,enable-input = <0x0>;
  2372.             };
  2373.  
  2374.             sata_led_active_pa5 {
  2375.                 nvidia,pins = "sata_led_active_pa5";
  2376.                 nvidia,function = "rsvd1";
  2377.                 nvidia,pull = <0x2>;
  2378.                 nvidia,tristate = <0x0>;
  2379.                 nvidia,enable-input = <0x1>;
  2380.             };
  2381.  
  2382.             pa6 {
  2383.                 nvidia,pins = "pa6";
  2384.                 nvidia,function = "rsvd1";
  2385.                 nvidia,pull = <0x0>;
  2386.                 nvidia,tristate = <0x0>;
  2387.                 nvidia,enable-input = <0x0>;
  2388.             };
  2389.  
  2390.             als_prox_int_px3 {
  2391.                 nvidia,pins = "als_prox_int_px3";
  2392.                 nvidia,function = "rsvd0";
  2393.                 nvidia,pull = <0x0>;
  2394.                 nvidia,tristate = <0x0>;
  2395.                 nvidia,enable-input = <0x0>;
  2396.             };
  2397.  
  2398.             temp_alert_px4 {
  2399.                 nvidia,pins = "temp_alert_px4";
  2400.                 nvidia,function = "rsvd0";
  2401.                 nvidia,pull = <0x2>;
  2402.                 nvidia,tristate = <0x0>;
  2403.                 nvidia,enable-input = <0x1>;
  2404.             };
  2405.  
  2406.             button_power_on_px5 {
  2407.                 nvidia,pins = "button_power_on_px5";
  2408.                 nvidia,function = "rsvd0";
  2409.                 nvidia,pull = <0x2>;
  2410.                 nvidia,tristate = <0x0>;
  2411.                 nvidia,enable-input = <0x1>;
  2412.             };
  2413.  
  2414.             button_vol_up_px6 {
  2415.                 nvidia,pins = "button_vol_up_px6";
  2416.                 nvidia,function = "rsvd0";
  2417.                 nvidia,pull = <0x2>;
  2418.                 nvidia,tristate = <0x0>;
  2419.                 nvidia,enable-input = <0x1>;
  2420.             };
  2421.  
  2422.             button_home_py1 {
  2423.                 nvidia,pins = "button_home_py1";
  2424.                 nvidia,function = "rsvd0";
  2425.                 nvidia,pull = <0x2>;
  2426.                 nvidia,tristate = <0x0>;
  2427.                 nvidia,enable-input = <0x1>;
  2428.             };
  2429.  
  2430.             lcd_te_py2 {
  2431.                 nvidia,pins = "lcd_te_py2";
  2432.                 nvidia,function = "rsvd1";
  2433.                 nvidia,pull = <0x1>;
  2434.                 nvidia,tristate = <0x0>;
  2435.                 nvidia,enable-input = <0x1>;
  2436.             };
  2437.  
  2438.             lcd_bl_pwm_pv0 {
  2439.                 nvidia,pins = "lcd_bl_pwm_pv0";
  2440.                 nvidia,function = "rsvd3";
  2441.                 nvidia,pull = <0x1>;
  2442.                 nvidia,tristate = <0x0>;
  2443.                 nvidia,enable-input = <0x1>;
  2444.             };
  2445.  
  2446.             lcd_bl_en_pv1 {
  2447.                 nvidia,pins = "lcd_bl_en_pv1";
  2448.                 nvidia,function = "rsvd0";
  2449.                 nvidia,pull = <0x0>;
  2450.                 nvidia,tristate = <0x0>;
  2451.                 nvidia,enable-input = <0x1>;
  2452.             };
  2453.  
  2454.             pz0 {
  2455.                 nvidia,pins = "pz0";
  2456.                 nvidia,function = "rsvd1";
  2457.                 nvidia,pull = <0x2>;
  2458.                 nvidia,tristate = <0x0>;
  2459.                 nvidia,enable-input = <0x1>;
  2460.             };
  2461.  
  2462.             pz2 {
  2463.                 nvidia,pins = "pz2";
  2464.                 nvidia,function = "rsvd2";
  2465.                 nvidia,pull = <0x2>;
  2466.                 nvidia,tristate = <0x0>;
  2467.                 nvidia,enable-input = <0x1>;
  2468.             };
  2469.  
  2470.             pz3 {
  2471.                 nvidia,pins = "pz3";
  2472.                 nvidia,function = "rsvd1";
  2473.                 nvidia,pull = <0x0>;
  2474.                 nvidia,tristate = <0x0>;
  2475.                 nvidia,enable-input = <0x0>;
  2476.             };
  2477.  
  2478.             uart2_rts_pg2 {
  2479.                 nvidia,pins = "uart2_rts_pg2";
  2480.                 nvidia,function = "rsvd2";
  2481.                 nvidia,pull = <0x1>;
  2482.                 nvidia,tristate = <0x0>;
  2483.                 nvidia,enable-input = <0x1>;
  2484.             };
  2485.  
  2486.             uart2_cts_pg3 {
  2487.                 nvidia,pins = "uart2_cts_pg3";
  2488.                 nvidia,function = "rsvd2";
  2489.                 nvidia,pull = <0x1>;
  2490.                 nvidia,tristate = <0x0>;
  2491.                 nvidia,enable-input = <0x1>;
  2492.             };
  2493.  
  2494.             spi1_mosi_pc0 {
  2495.                 nvidia,pins = "spi1_mosi_pc0";
  2496.                 nvidia,function = "rsvd1";
  2497.                 nvidia,pull = <0x1>;
  2498.                 nvidia,tristate = <0x0>;
  2499.                 nvidia,enable-input = <0x1>;
  2500.             };
  2501.  
  2502.             spi1_miso_pc1 {
  2503.                 nvidia,pins = "spi1_miso_pc1";
  2504.                 nvidia,function = "rsvd1";
  2505.                 nvidia,pull = <0x1>;
  2506.                 nvidia,tristate = <0x0>;
  2507.                 nvidia,enable-input = <0x1>;
  2508.             };
  2509.  
  2510.             spi1_sck_pc2 {
  2511.                 nvidia,pins = "spi1_sck_pc2";
  2512.                 nvidia,function = "rsvd1";
  2513.                 nvidia,pull = <0x1>;
  2514.                 nvidia,tristate = <0x0>;
  2515.                 nvidia,enable-input = <0x1>;
  2516.             };
  2517.  
  2518.             spi1_cs0_pc3 {
  2519.                 nvidia,pins = "spi1_cs0_pc3";
  2520.                 nvidia,function = "rsvd1";
  2521.                 nvidia,pull = <0x2>;
  2522.                 nvidia,tristate = <0x0>;
  2523.                 nvidia,enable-input = <0x1>;
  2524.             };
  2525.  
  2526.             spi1_cs1_pc4 {
  2527.                 nvidia,pins = "spi1_cs1_pc4";
  2528.                 nvidia,function = "rsvd1";
  2529.                 nvidia,pull = <0x2>;
  2530.                 nvidia,tristate = <0x0>;
  2531.                 nvidia,enable-input = <0x1>;
  2532.             };
  2533.  
  2534.             wifi_en_ph0 {
  2535.                 nvidia,pins = "wifi_en_ph0";
  2536.                 nvidia,function = "rsvd0";
  2537.                 nvidia,pull = <0x0>;
  2538.                 nvidia,tristate = <0x0>;
  2539.                 nvidia,enable-input = <0x0>;
  2540.             };
  2541.  
  2542.             wifi_wake_ap_ph2 {
  2543.                 nvidia,pins = "wifi_wake_ap_ph2";
  2544.                 nvidia,function = "rsvd0";
  2545.                 nvidia,pull = <0x1>;
  2546.                 nvidia,tristate = <0x0>;
  2547.                 nvidia,enable-input = <0x1>;
  2548.             };
  2549.  
  2550.             ap_wake_bt_ph3 {
  2551.                 nvidia,pins = "ap_wake_bt_ph3";
  2552.                 nvidia,function = "rsvd0";
  2553.                 nvidia,pull = <0x0>;
  2554.                 nvidia,tristate = <0x0>;
  2555.                 nvidia,enable-input = <0x0>;
  2556.             };
  2557.  
  2558.             bt_rst_ph4 {
  2559.                 nvidia,pins = "bt_rst_ph4";
  2560.                 nvidia,function = "rsvd0";
  2561.                 nvidia,pull = <0x0>;
  2562.                 nvidia,tristate = <0x0>;
  2563.                 nvidia,enable-input = <0x0>;
  2564.             };
  2565.  
  2566.             bt_wake_ap_ph5 {
  2567.                 nvidia,pins = "bt_wake_ap_ph5";
  2568.                 nvidia,function = "rsvd0";
  2569.                 nvidia,pull = <0x2>;
  2570.                 nvidia,tristate = <0x0>;
  2571.                 nvidia,enable-input = <0x1>;
  2572.             };
  2573.  
  2574.             ph6 {
  2575.                 nvidia,pins = "ph6";
  2576.                 nvidia,function = "rsvd0";
  2577.                 nvidia,pull = <0x2>;
  2578.                 nvidia,tristate = <0x0>;
  2579.                 nvidia,enable-input = <0x1>;
  2580.             };
  2581.  
  2582.             ap_wake_nfc_ph7 {
  2583.                 nvidia,pins = "ap_wake_nfc_ph7";
  2584.                 nvidia,function = "rsvd0";
  2585.                 nvidia,pull = <0x0>;
  2586.                 nvidia,tristate = <0x0>;
  2587.                 nvidia,enable-input = <0x0>;
  2588.             };
  2589.  
  2590.             nfc_en_pi0 {
  2591.                 nvidia,pins = "nfc_en_pi0";
  2592.                 nvidia,function = "rsvd0";
  2593.                 nvidia,pull = <0x0>;
  2594.                 nvidia,tristate = <0x0>;
  2595.                 nvidia,enable-input = <0x0>;
  2596.             };
  2597.  
  2598.             nfc_int_pi1 {
  2599.                 nvidia,pins = "nfc_int_pi1";
  2600.                 nvidia,function = "rsvd0";
  2601.                 nvidia,pull = <0x1>;
  2602.                 nvidia,tristate = <0x0>;
  2603.                 nvidia,enable-input = <0x1>;
  2604.             };
  2605.  
  2606.             gps_en_pi2 {
  2607.                 nvidia,pins = "gps_en_pi2";
  2608.                 nvidia,function = "rsvd0";
  2609.                 nvidia,pull = <0x0>;
  2610.                 nvidia,tristate = <0x0>;
  2611.                 nvidia,enable-input = <0x0>;
  2612.             };
  2613.  
  2614.             usb_vbus_en0_pcc4 {
  2615.                 nvidia,pins = "usb_vbus_en0_pcc4";
  2616.                 nvidia,function = "rsvd1";
  2617.                 nvidia,pull = <0x2>;
  2618.                 nvidia,tristate = <0x0>;
  2619.                 nvidia,enable-input = <0x1>;
  2620.                 nvidia,io-high-voltage = <0x0>;
  2621.             };
  2622.         };
  2623.  
  2624.         unused_lowpower {
  2625.             linux,phandle = <0x3a>;
  2626.             phandle = <0x3a>;
  2627.  
  2628.             dvfs_clk_pbb2 {
  2629.                 nvidia,pins = "dvfs_clk_pbb2";
  2630.                 nvidia,function = "rsvd0";
  2631.                 nvidia,pull = <0x1>;
  2632.                 nvidia,tristate = <0x1>;
  2633.                 nvidia,enable-input = <0x0>;
  2634.             };
  2635.  
  2636.             gpio_x1_aud_pbb3 {
  2637.                 nvidia,pins = "gpio_x1_aud_pbb3";
  2638.                 nvidia,function = "rsvd0";
  2639.                 nvidia,pull = <0x1>;
  2640.                 nvidia,tristate = <0x1>;
  2641.                 nvidia,enable-input = <0x0>;
  2642.             };
  2643.  
  2644.             gpio_x3_aud_pbb4 {
  2645.                 nvidia,pins = "gpio_x3_aud_pbb4";
  2646.                 nvidia,function = "rsvd0";
  2647.                 nvidia,pull = <0x1>;
  2648.                 nvidia,tristate = <0x1>;
  2649.                 nvidia,enable-input = <0x0>;
  2650.             };
  2651.  
  2652.             dmic3_clk_pe4 {
  2653.                 nvidia,pins = "dmic3_clk_pe4";
  2654.                 nvidia,function = "rsvd2";
  2655.                 nvidia,pull = <0x1>;
  2656.                 nvidia,tristate = <0x1>;
  2657.                 nvidia,enable-input = <0x0>;
  2658.             };
  2659.  
  2660.             dmic3_dat_pe5 {
  2661.                 nvidia,pins = "dmic3_dat_pe5";
  2662.                 nvidia,function = "rsvd2";
  2663.                 nvidia,pull = <0x1>;
  2664.                 nvidia,tristate = <0x1>;
  2665.                 nvidia,enable-input = <0x0>;
  2666.             };
  2667.  
  2668.             cam_rst_ps4 {
  2669.                 nvidia,pins = "cam_rst_ps4";
  2670.                 nvidia,function = "rsvd1";
  2671.                 nvidia,pull = <0x1>;
  2672.                 nvidia,tristate = <0x1>;
  2673.                 nvidia,enable-input = <0x0>;
  2674.             };
  2675.  
  2676.             cam_flash_en_ps6 {
  2677.                 nvidia,pins = "cam_flash_en_ps6";
  2678.                 nvidia,function = "rsvd2";
  2679.                 nvidia,pull = <0x1>;
  2680.                 nvidia,tristate = <0x1>;
  2681.                 nvidia,enable-input = <0x0>;
  2682.             };
  2683.  
  2684.             cam1_strobe_pt1 {
  2685.                 nvidia,pins = "cam1_strobe_pt1";
  2686.                 nvidia,function = "rsvd1";
  2687.                 nvidia,pull = <0x1>;
  2688.                 nvidia,tristate = <0x1>;
  2689.                 nvidia,enable-input = <0x0>;
  2690.             };
  2691.  
  2692.             motion_int_px2 {
  2693.                 nvidia,pins = "motion_int_px2";
  2694.                 nvidia,function = "rsvd0";
  2695.                 nvidia,pull = <0x1>;
  2696.                 nvidia,tristate = <0x1>;
  2697.                 nvidia,enable-input = <0x0>;
  2698.             };
  2699.  
  2700.             touch_rst_pv6 {
  2701.                 nvidia,pins = "touch_rst_pv6";
  2702.                 nvidia,function = "rsvd0";
  2703.                 nvidia,pull = <0x1>;
  2704.                 nvidia,tristate = <0x1>;
  2705.                 nvidia,enable-input = <0x0>;
  2706.             };
  2707.  
  2708.             touch_clk_pv7 {
  2709.                 nvidia,pins = "touch_clk_pv7";
  2710.                 nvidia,function = "rsvd1";
  2711.                 nvidia,pull = <0x1>;
  2712.                 nvidia,tristate = <0x1>;
  2713.                 nvidia,enable-input = <0x0>;
  2714.             };
  2715.  
  2716.             touch_int_px1 {
  2717.                 nvidia,pins = "touch_int_px1";
  2718.                 nvidia,function = "rsvd0";
  2719.                 nvidia,pull = <0x1>;
  2720.                 nvidia,tristate = <0x1>;
  2721.                 nvidia,enable-input = <0x0>;
  2722.             };
  2723.  
  2724.             modem_wake_ap_px0 {
  2725.                 nvidia,pins = "modem_wake_ap_px0";
  2726.                 nvidia,function = "rsvd0";
  2727.                 nvidia,pull = <0x1>;
  2728.                 nvidia,tristate = <0x1>;
  2729.                 nvidia,enable-input = <0x0>;
  2730.             };
  2731.  
  2732.             button_vol_down_px7 {
  2733.                 nvidia,pins = "button_vol_down_px7";
  2734.                 nvidia,function = "rsvd0";
  2735.                 nvidia,pull = <0x1>;
  2736.                 nvidia,tristate = <0x1>;
  2737.                 nvidia,enable-input = <0x0>;
  2738.             };
  2739.  
  2740.             button_slide_sw_py0 {
  2741.                 nvidia,pins = "button_slide_sw_py0";
  2742.                 nvidia,function = "rsvd0";
  2743.                 nvidia,pull = <0x1>;
  2744.                 nvidia,tristate = <0x1>;
  2745.                 nvidia,enable-input = <0x0>;
  2746.             };
  2747.  
  2748.             lcd_rst_pv2 {
  2749.                 nvidia,pins = "lcd_rst_pv2";
  2750.                 nvidia,function = "rsvd0";
  2751.                 nvidia,pull = <0x1>;
  2752.                 nvidia,tristate = <0x1>;
  2753.                 nvidia,enable-input = <0x0>;
  2754.             };
  2755.  
  2756.             lcd_gpio1_pv3 {
  2757.                 nvidia,pins = "lcd_gpio1_pv3";
  2758.                 nvidia,function = "rsvd1";
  2759.                 nvidia,pull = <0x1>;
  2760.                 nvidia,tristate = <0x1>;
  2761.                 nvidia,enable-input = <0x0>;
  2762.             };
  2763.  
  2764.             ap_ready_pv5 {
  2765.                 nvidia,pins = "ap_ready_pv5";
  2766.                 nvidia,function = "rsvd0";
  2767.                 nvidia,pull = <0x1>;
  2768.                 nvidia,tristate = <0x1>;
  2769.                 nvidia,enable-input = <0x0>;
  2770.             };
  2771.  
  2772.             clk_32k_out_py5 {
  2773.                 nvidia,pins = "clk_32k_out_py5";
  2774.                 nvidia,function = "rsvd2";
  2775.                 nvidia,pull = <0x1>;
  2776.                 nvidia,tristate = <0x1>;
  2777.                 nvidia,enable-input = <0x0>;
  2778.             };
  2779.  
  2780.             pz4 {
  2781.                 nvidia,pins = "pz4";
  2782.                 nvidia,function = "rsvd1";
  2783.                 nvidia,pull = <0x1>;
  2784.                 nvidia,tristate = <0x1>;
  2785.                 nvidia,enable-input = <0x0>;
  2786.             };
  2787.  
  2788.             clk_req {
  2789.                 nvidia,pins = "clk_req";
  2790.                 nvidia,function = "rsvd1";
  2791.                 nvidia,pull = <0x1>;
  2792.                 nvidia,tristate = <0x1>;
  2793.                 nvidia,enable-input = <0x0>;
  2794.             };
  2795.  
  2796.             cpu_pwr_req {
  2797.                 nvidia,pins = "cpu_pwr_req";
  2798.                 nvidia,function = "rsvd1";
  2799.                 nvidia,pull = <0x1>;
  2800.                 nvidia,tristate = <0x1>;
  2801.                 nvidia,enable-input = <0x0>;
  2802.             };
  2803.  
  2804.             dap4_din_pj5 {
  2805.                 nvidia,pins = "dap4_din_pj5";
  2806.                 nvidia,function = "rsvd1";
  2807.                 nvidia,pull = <0x1>;
  2808.                 nvidia,tristate = <0x1>;
  2809.                 nvidia,enable-input = <0x0>;
  2810.             };
  2811.  
  2812.             dap4_dout_pj6 {
  2813.                 nvidia,pins = "dap4_dout_pj6";
  2814.                 nvidia,function = "rsvd1";
  2815.                 nvidia,pull = <0x1>;
  2816.                 nvidia,tristate = <0x1>;
  2817.                 nvidia,enable-input = <0x0>;
  2818.             };
  2819.  
  2820.             dap4_fs_pj4 {
  2821.                 nvidia,pins = "dap4_fs_pj4";
  2822.                 nvidia,function = "rsvd1";
  2823.                 nvidia,pull = <0x1>;
  2824.                 nvidia,tristate = <0x1>;
  2825.                 nvidia,enable-input = <0x0>;
  2826.             };
  2827.  
  2828.             dap4_sclk_pj7 {
  2829.                 nvidia,pins = "dap4_sclk_pj7";
  2830.                 nvidia,function = "rsvd1";
  2831.                 nvidia,pull = <0x1>;
  2832.                 nvidia,tristate = <0x1>;
  2833.                 nvidia,enable-input = <0x0>;
  2834.             };
  2835.  
  2836.             uart1_rts_pu2 {
  2837.                 nvidia,pins = "uart1_rts_pu2";
  2838.                 nvidia,function = "rsvd1";
  2839.                 nvidia,pull = <0x1>;
  2840.                 nvidia,tristate = <0x1>;
  2841.                 nvidia,enable-input = <0x0>;
  2842.             };
  2843.  
  2844.             uart1_cts_pu3 {
  2845.                 nvidia,pins = "uart1_cts_pu3";
  2846.                 nvidia,function = "rsvd1";
  2847.                 nvidia,pull = <0x1>;
  2848.                 nvidia,tristate = <0x1>;
  2849.                 nvidia,enable-input = <0x0>;
  2850.             };
  2851.  
  2852.             pk0 {
  2853.                 nvidia,pins = "pk0";
  2854.                 nvidia,function = "rsvd2";
  2855.                 nvidia,pull = <0x1>;
  2856.                 nvidia,tristate = <0x1>;
  2857.                 nvidia,enable-input = <0x0>;
  2858.             };
  2859.  
  2860.             pk1 {
  2861.                 nvidia,pins = "pk1";
  2862.                 nvidia,function = "rsvd2";
  2863.                 nvidia,pull = <0x1>;
  2864.                 nvidia,tristate = <0x1>;
  2865.                 nvidia,enable-input = <0x0>;
  2866.             };
  2867.  
  2868.             pk2 {
  2869.                 nvidia,pins = "pk2";
  2870.                 nvidia,function = "rsvd2";
  2871.                 nvidia,pull = <0x1>;
  2872.                 nvidia,tristate = <0x1>;
  2873.                 nvidia,enable-input = <0x0>;
  2874.             };
  2875.  
  2876.             pk3 {
  2877.                 nvidia,pins = "pk3";
  2878.                 nvidia,function = "rsvd2";
  2879.                 nvidia,pull = <0x1>;
  2880.                 nvidia,tristate = <0x1>;
  2881.                 nvidia,enable-input = <0x0>;
  2882.             };
  2883.  
  2884.             pk4 {
  2885.                 nvidia,pins = "pk4";
  2886.                 nvidia,function = "rsvd1";
  2887.                 nvidia,pull = <0x1>;
  2888.                 nvidia,tristate = <0x1>;
  2889.                 nvidia,enable-input = <0x0>;
  2890.             };
  2891.  
  2892.             pk5 {
  2893.                 nvidia,pins = "pk5";
  2894.                 nvidia,function = "rsvd1";
  2895.                 nvidia,pull = <0x1>;
  2896.                 nvidia,tristate = <0x1>;
  2897.                 nvidia,enable-input = <0x0>;
  2898.             };
  2899.  
  2900.             pk6 {
  2901.                 nvidia,pins = "pk6";
  2902.                 nvidia,function = "rsvd1";
  2903.                 nvidia,pull = <0x1>;
  2904.                 nvidia,tristate = <0x1>;
  2905.                 nvidia,enable-input = <0x0>;
  2906.             };
  2907.  
  2908.             pk7 {
  2909.                 nvidia,pins = "pk7";
  2910.                 nvidia,function = "rsvd1";
  2911.                 nvidia,pull = <0x1>;
  2912.                 nvidia,tristate = <0x1>;
  2913.                 nvidia,enable-input = <0x0>;
  2914.             };
  2915.  
  2916.             pl0 {
  2917.                 nvidia,pins = "pl0";
  2918.                 nvidia,function = "rsvd0";
  2919.                 nvidia,pull = <0x1>;
  2920.                 nvidia,tristate = <0x1>;
  2921.                 nvidia,enable-input = <0x0>;
  2922.             };
  2923.  
  2924.             pl1 {
  2925.                 nvidia,pins = "pl1";
  2926.                 nvidia,function = "rsvd1";
  2927.                 nvidia,pull = <0x1>;
  2928.                 nvidia,tristate = <0x1>;
  2929.                 nvidia,enable-input = <0x0>;
  2930.             };
  2931.  
  2932.             spi4_mosi_pc7 {
  2933.                 nvidia,pins = "spi4_mosi_pc7";
  2934.                 nvidia,function = "rsvd1";
  2935.                 nvidia,pull = <0x1>;
  2936.                 nvidia,tristate = <0x1>;
  2937.                 nvidia,enable-input = <0x0>;
  2938.             };
  2939.  
  2940.             spi4_miso_pd0 {
  2941.                 nvidia,pins = "spi4_miso_pd0";
  2942.                 nvidia,function = "rsvd1";
  2943.                 nvidia,pull = <0x1>;
  2944.                 nvidia,tristate = <0x1>;
  2945.                 nvidia,enable-input = <0x0>;
  2946.             };
  2947.  
  2948.             spi4_sck_pc5 {
  2949.                 nvidia,pins = "spi4_sck_pc5";
  2950.                 nvidia,function = "rsvd1";
  2951.                 nvidia,pull = <0x1>;
  2952.                 nvidia,tristate = <0x1>;
  2953.                 nvidia,enable-input = <0x0>;
  2954.             };
  2955.  
  2956.             spi4_cs0_pc6 {
  2957.                 nvidia,pins = "spi4_cs0_pc6";
  2958.                 nvidia,function = "rsvd1";
  2959.                 nvidia,pull = <0x1>;
  2960.                 nvidia,tristate = <0x1>;
  2961.                 nvidia,enable-input = <0x0>;
  2962.             };
  2963.  
  2964.             wifi_rst_ph1 {
  2965.                 nvidia,pins = "wifi_rst_ph1";
  2966.                 nvidia,function = "rsvd0";
  2967.                 nvidia,pull = <0x1>;
  2968.                 nvidia,tristate = <0x1>;
  2969.                 nvidia,enable-input = <0x0>;
  2970.             };
  2971.  
  2972.             gps_rst_pi3 {
  2973.                 nvidia,pins = "gps_rst_pi3";
  2974.                 nvidia,function = "rsvd0";
  2975.                 nvidia,pull = <0x1>;
  2976.                 nvidia,tristate = <0x1>;
  2977.                 nvidia,enable-input = <0x0>;
  2978.             };
  2979.  
  2980.             qspi_io2_pee4 {
  2981.                 nvidia,pins = "qspi_io2_pee4";
  2982.                 nvidia,function = "rsvd1";
  2983.                 nvidia,pull = <0x1>;
  2984.                 nvidia,tristate = <0x1>;
  2985.                 nvidia,enable-input = <0x0>;
  2986.             };
  2987.  
  2988.             qspi_io3_pee5 {
  2989.                 nvidia,pins = "qspi_io3_pee5";
  2990.                 nvidia,function = "rsvd1";
  2991.                 nvidia,pull = <0x1>;
  2992.                 nvidia,tristate = <0x1>;
  2993.                 nvidia,enable-input = <0x0>;
  2994.             };
  2995.  
  2996.             pcc7 {
  2997.                 nvidia,pins = "pcc7";
  2998.                 nvidia,function = "rsvd0";
  2999.                 nvidia,pull = <0x1>;
  3000.                 nvidia,tristate = <0x1>;
  3001.                 nvidia,enable-input = <0x0>;
  3002.                 nvidia,io-high-voltage = <0x0>;
  3003.             };
  3004.  
  3005.             spdif_out_pcc2 {
  3006.                 nvidia,pins = "spdif_out_pcc2";
  3007.                 nvidia,function = "rsvd1";
  3008.                 nvidia,pull = <0x1>;
  3009.                 nvidia,tristate = <0x1>;
  3010.                 nvidia,enable-input = <0x0>;
  3011.             };
  3012.  
  3013.             spdif_in_pcc3 {
  3014.                 nvidia,pins = "spdif_in_pcc3";
  3015.                 nvidia,function = "rsvd1";
  3016.                 nvidia,pull = <0x1>;
  3017.                 nvidia,tristate = <0x1>;
  3018.                 nvidia,enable-input = <0x0>;
  3019.             };
  3020.  
  3021.             usb_vbus_en1_pcc5 {
  3022.                 nvidia,pins = "usb_vbus_en1_pcc5";
  3023.                 nvidia,function = "rsvd1";
  3024.                 nvidia,pull = <0x1>;
  3025.                 nvidia,tristate = <0x1>;
  3026.                 nvidia,enable-input = <0x0>;
  3027.                 nvidia,io-high-voltage = <0x0>;
  3028.             };
  3029.         };
  3030.  
  3031.         drive {
  3032.             linux,phandle = <0x39>;
  3033.             phandle = <0x39>;
  3034.         };
  3035.     };
  3036.  
  3037.     gpio@6000d000 {
  3038.         compatible = "nvidia,tegra210-gpio", "nvidia,tegra124-gpio", "nvidia,tegra30-gpio";
  3039.         reg = <0x0 0x6000d000 0x0 0x1000>;
  3040.         interrupts = <0x0 0x20 0x4 0x0 0x21 0x4 0x0 0x22 0x4 0x0 0x23 0x4 0x0 0x37 0x4 0x0 0x57 0x4 0x0 0x59 0x4 0x0 0x7d 0x4>;
  3041.         #gpio-cells = <0x2>;
  3042.         gpio-controller;
  3043.         #interrupt-cells = <0x2>;
  3044.         interrupt-controller;
  3045.         gpio-ranges = <0x3b 0x0 0x0 0xf6>;
  3046.         status = "okay";
  3047.         gpio-init-names = "default";
  3048.         gpio-init-0 = <0x3c>;
  3049.         linux,phandle = <0x56>;
  3050.         phandle = <0x56>;
  3051.  
  3052.         camera-control-output-low {
  3053.             gpio-hog;
  3054.             output-low;
  3055.             gpios = <0x97 0x0 0x98 0x0>;
  3056.             label = "cam1-pwdn", "cam2-pwdn";
  3057.         };
  3058.  
  3059.         e2614-rt5658-audio {
  3060.             gpio-hog;
  3061.             function;
  3062.             gpios = <0x4c 0x0 0x4d 0x0 0x4e 0x0 0x4f 0x0 0xd8 0x0 0x95 0x0>;
  3063.             label = "I2S4_LRCLK", "I2S4_SDIN", "I2S4_SDOUT", "I2S4_CLK", "AUDIO_MCLK", "AUD_RST";
  3064.             status = "disabled";
  3065.             linux,phandle = <0xdb>;
  3066.             phandle = <0xdb>;
  3067.         };
  3068.  
  3069.         system-suspend-gpio {
  3070.             status = "okay";
  3071.             gpio-hog;
  3072.             output-high;
  3073.             gpio-suspend;
  3074.             suspend-output-low;
  3075.             gpios = <0x6 0x0>;
  3076.             linux,phandle = <0xb2>;
  3077.             phandle = <0xb2>;
  3078.         };
  3079.  
  3080.         default {
  3081.             gpio-input = <0xd8 0x9 0xa 0x8 0xb 0xc 0xd 0xe 0xf 0xe8 0x26 0x95 0x5 0xbc 0xbd 0xbe 0xc1 0xc2 0xa8 0xa9 0xc8 0xca 0x32 0x33 0x10 0x11 0x12 0x13 0x14 0x3a 0x3d 0x3e 0x41 0xe4>;
  3082.             gpio-output-low = <0x97 0x98 0xcb 0x38 0x3b 0x3c 0x3f 0x40 0x42>;
  3083.             gpio-output-high = <0x6 0xbb>;
  3084.             linux,phandle = <0x3c>;
  3085.             phandle = <0x3c>;
  3086.         };
  3087.     };
  3088.  
  3089.     xotg {
  3090.         compatible = "nvidia,tegra210-xotg";
  3091.         interrupts = <0x0 0x31 0x4 0x0 0x14 0x4>;
  3092.         status = "disabled";
  3093.         #extcon-cells = <0x1>;
  3094.     };
  3095.  
  3096.     mailbox@70098000 {
  3097.         compatible = "nvidia,tegra210-xusb-mbox";
  3098.         reg = <0x0 0x70098000 0x0 0x1000>;
  3099.         interrupts = <0x0 0x28 0x4>;
  3100.         #mbox-cells = <0x0>;
  3101.         status = "okay";
  3102.         linux,phandle = <0x46>;
  3103.         phandle = <0x46>;
  3104.     };
  3105.  
  3106.     xusb_padctl@7009f000 {
  3107.         compatible = "nvidia,tegra210-xusb-padctl";
  3108.         reg = <0x0 0x7009f000 0x0 0x1000>;
  3109.         reg-names = "padctl";
  3110.         resets = <0x21 0x8e>;
  3111.         reset-names = "padctl";
  3112.         status = "okay";
  3113.         vddio-hsic-supply = <0x3d>;
  3114.         avdd_pll_uerefe-supply = <0x3e>;
  3115.         hvdd_pex_pll_e-supply = <0x36>;
  3116.         dvdd_pex_pll-supply = <0x3f>;
  3117.         hvddio_pex-supply = <0x36>;
  3118.         dvddio_pex-supply = <0x3f>;
  3119.         hvdd_sata-supply = <0x36>;
  3120.         dvdd_sata_pll-supply = <0x40>;
  3121.         hvddio_sata-supply = <0x36>;
  3122.         dvddio_sata-supply = <0x40>;
  3123.         linux,phandle = <0x44>;
  3124.         phandle = <0x44>;
  3125.  
  3126.         pads {
  3127.  
  3128.             usb2 {
  3129.                 clocks = <0x21 0xd2>;
  3130.                 clock-names = "trk";
  3131.                 status = "okay";
  3132.  
  3133.                 lanes {
  3134.  
  3135.                     usb2-0 {
  3136.                         status = "okay";
  3137.                         #phy-cells = <0x0>;
  3138.                         nvidia,function = "xusb";
  3139.                         linux,phandle = <0x45>;
  3140.                         phandle = <0x45>;
  3141.                     };
  3142.  
  3143.                     usb2-1 {
  3144.                         status = "okay";
  3145.                         #phy-cells = <0x0>;
  3146.                         nvidia,function = "xusb";
  3147.                         linux,phandle = <0x49>;
  3148.                         phandle = <0x49>;
  3149.                     };
  3150.  
  3151.                     usb2-2 {
  3152.                         status = "okay";
  3153.                         #phy-cells = <0x0>;
  3154.                         nvidia,function = "xusb";
  3155.                         linux,phandle = <0x4a>;
  3156.                         phandle = <0x4a>;
  3157.                     };
  3158.  
  3159.                     usb2-3 {
  3160.                         status = "disabled";
  3161.                         #phy-cells = <0x0>;
  3162.                     };
  3163.                 };
  3164.             };
  3165.  
  3166.             pcie {
  3167.                 clocks = <0x21 0x107>;
  3168.                 clock-names = "pll";
  3169.                 resets = <0x21 0xcd>;
  3170.                 reset-names = "phy";
  3171.                 status = "okay";
  3172.  
  3173.                 lanes {
  3174.  
  3175.                     pcie-0 {
  3176.                         status = "okay";
  3177.                         #phy-cells = <0x0>;
  3178.                         nvidia,function = "pcie-x1";
  3179.                         linux,phandle = <0x85>;
  3180.                         phandle = <0x85>;
  3181.                     };
  3182.  
  3183.                     pcie-1 {
  3184.                         status = "okay";
  3185.                         #phy-cells = <0x0>;
  3186.                         nvidia,function = "pcie-x4";
  3187.                         linux,phandle = <0x81>;
  3188.                         phandle = <0x81>;
  3189.                     };
  3190.  
  3191.                     pcie-2 {
  3192.                         status = "okay";
  3193.                         #phy-cells = <0x0>;
  3194.                         nvidia,function = "pcie-x4";
  3195.                         linux,phandle = <0x82>;
  3196.                         phandle = <0x82>;
  3197.                     };
  3198.  
  3199.                     pcie-3 {
  3200.                         status = "okay";
  3201.                         #phy-cells = <0x0>;
  3202.                         nvidia,function = "pcie-x4";
  3203.                         linux,phandle = <0x83>;
  3204.                         phandle = <0x83>;
  3205.                     };
  3206.  
  3207.                     pcie-4 {
  3208.                         status = "okay";
  3209.                         #phy-cells = <0x0>;
  3210.                         nvidia,function = "pcie-x4";
  3211.                         linux,phandle = <0x84>;
  3212.                         phandle = <0x84>;
  3213.                     };
  3214.  
  3215.                     pcie-5 {
  3216.                         status = "okay";
  3217.                         #phy-cells = <0x0>;
  3218.                         nvidia,function = "xusb";
  3219.                     };
  3220.  
  3221.                     pcie-6 {
  3222.                         status = "okay";
  3223.                         #phy-cells = <0x0>;
  3224.                         nvidia,function = "xusb";
  3225.                         linux,phandle = <0x4b>;
  3226.                         phandle = <0x4b>;
  3227.                     };
  3228.                 };
  3229.             };
  3230.  
  3231.             sata {
  3232.                 clocks = <0x21 0x107>;
  3233.                 clock-names = "pll";
  3234.                 resets = <0x21 0xcc>;
  3235.                 reset-names = "phy";
  3236.                 status = "disabled";
  3237.  
  3238.                 lanes {
  3239.  
  3240.                     sata-0 {
  3241.                         status = "disabled";
  3242.                         #phy-cells = <0x0>;
  3243.                     };
  3244.                 };
  3245.             };
  3246.  
  3247.             hsic {
  3248.                 clocks = <0x21 0xd1>;
  3249.                 clock-names = "trk";
  3250.                 status = "disabled";
  3251.  
  3252.                 lanes {
  3253.  
  3254.                     hsic-0 {
  3255.                         status = "disabled";
  3256.                         #phy-cells = <0x0>;
  3257.                     };
  3258.                 };
  3259.             };
  3260.         };
  3261.  
  3262.         ports {
  3263.  
  3264.             usb2-0 {
  3265.                 status = "okay";
  3266.                 vbus-supply = <0x41>;
  3267.                 mode = "otg";
  3268.                 nvidia,usb3-port-fake = <0x3>;
  3269.             };
  3270.  
  3271.             usb2-1 {
  3272.                 status = "okay";
  3273.                 vbus-supply = <0x42>;
  3274.                 mode = "host";
  3275.                 linux,phandle = <0xb4>;
  3276.                 phandle = <0xb4>;
  3277.             };
  3278.  
  3279.             usb2-2 {
  3280.                 status = "okay";
  3281.                 vbus-supply = <0x43>;
  3282.                 mode = "host";
  3283.             };
  3284.  
  3285.             usb2-3 {
  3286.                 status = "disabled";
  3287.             };
  3288.  
  3289.             usb3-0 {
  3290.                 status = "okay";
  3291.                 nvidia,usb2-companion = <0x1>;
  3292.             };
  3293.  
  3294.             usb3-1 {
  3295.                 status = "disabled";
  3296.             };
  3297.  
  3298.             usb3-2 {
  3299.                 status = "disabled";
  3300.             };
  3301.  
  3302.             usb3-3 {
  3303.                 status = "disabled";
  3304.             };
  3305.  
  3306.             hsic-0 {
  3307.                 status = "disabled";
  3308.             };
  3309.         };
  3310.  
  3311.         prod-settings {
  3312.             #prod-cells = <0x4>;
  3313.  
  3314.             prod_c_bias {
  3315.                 prod = <0x0 0x284 0x3f 0x3a>;
  3316.             };
  3317.  
  3318.             prod_c_bias_a02 {
  3319.                 prod = <0x0 0x284 0x3f 0x38>;
  3320.             };
  3321.  
  3322.             prod_c_utmi0 {
  3323.                 prod = <0x0 0x84 0x20 0x40>;
  3324.             };
  3325.  
  3326.             prod_c_utmi1 {
  3327.                 prod = <0x0 0xc4 0x20 0x40>;
  3328.             };
  3329.  
  3330.             prod_c_utmi2 {
  3331.                 prod = <0x0 0x104 0x20 0x40>;
  3332.             };
  3333.  
  3334.             prod_c_utmi3 {
  3335.                 prod = <0x0 0x144 0x20 0x40>;
  3336.             };
  3337.  
  3338.             prod_c_ss0 {
  3339.                 prod = <0x0 0xa60 0x30000 0x20000 0x0 0xa64 0xffff 0xfc 0x0 0xa68 0xffffffff 0xc0077f1f 0x0 0xa74 0xffffffff 0xfcf01368>;
  3340.             };
  3341.  
  3342.             prod_c_ss1 {
  3343.                 prod = <0x0 0xaa0 0x30000 0x20000 0x0 0xaa4 0xffff 0xfc 0x0 0xaa8 0xffffffff 0xc0077f1f 0x0 0xab4 0xffffffff 0xfcf01368>;
  3344.             };
  3345.  
  3346.             prod_c_ss2 {
  3347.                 prod = <0x0 0xae0 0x30000 0x20000 0x0 0xae4 0xffff 0xfc 0x0 0xae8 0xffffffff 0xc0077f1f 0x0 0xaf4 0xffffffff 0xfcf01368>;
  3348.             };
  3349.  
  3350.             prod_c_ss3 {
  3351.                 prod = <0x0 0xb20 0x30000 0x20000 0x0 0xb24 0xffff 0xfc 0x0 0xb28 0xffffffff 0xc0077f1f 0x0 0xb34 0xffffffff 0xfcf01368>;
  3352.             };
  3353.  
  3354.             prod_c_hsic0 {
  3355.                 prod = <0x0 0x344 0x1f 0x1c>;
  3356.             };
  3357.  
  3358.             prod_c_hsic1 {
  3359.                 prod = <0x0 0x344 0x1f 0x1c>;
  3360.             };
  3361.         };
  3362.     };
  3363.  
  3364.     usb_cd {
  3365.         compatible = "nvidia,tegra210-usb-cd";
  3366.         nvidia,xusb-padctl = <0x44>;
  3367.         status = "disabled";
  3368.         reg = <0x0 0x7009f000 0x0 0x1000>;
  3369.         #extcon-cells = <0x1>;
  3370.         dt-override-status-odm-data = <0x1000000 0x1000000>;
  3371.         phys = <0x45>;
  3372.         phy-names = "otg-phy";
  3373.         linux,phandle = <0x9a>;
  3374.         phandle = <0x9a>;
  3375.     };
  3376.  
  3377.     pinctrl@7009f000 {
  3378.         compatible = "nvidia,tegra21x-padctl-uphy";
  3379.         reg = <0x0 0x7009f000 0x0 0x1000>;
  3380.         reg-names = "padctl";
  3381.         resets = <0x21 0x8e 0x21 0xcc 0x21 0xcd>;
  3382.         reset-names = "padctl", "sata_uphy", "pex_uphy";
  3383.         clocks = <0x21 0xd1 0x21 0xd2 0x21 0x107>;
  3384.         clock-names = "hsic_trk", "usb2_trk", "pll_e";
  3385.         interrupts = <0x0 0x31 0x4>;
  3386.         mboxes = <0x46>;
  3387.         mbox-names = "xusb";
  3388.         #phy-cells = <0x1>;
  3389.         status = "disabled";
  3390.         linux,phandle = <0x106>;
  3391.         phandle = <0x106>;
  3392.     };
  3393.  
  3394.     xusb@70090000 {
  3395.         compatible = "nvidia,tegra210-xhci";
  3396.         reg = <0x0 0x70090000 0x0 0x8000 0x0 0x70098000 0x0 0x1000 0x0 0x70099000 0x0 0x1000>;
  3397.         interrupts = <0x0 0x27 0x4 0x0 0x28 0x4 0x0 0x31 0x4>;
  3398.         nvidia,xusb-padctl = <0x44>;
  3399.         clocks = <0x21 0x59 0x21 0x11d 0x21 0x9c 0x21 0x11f 0x21 0x122 0x21 0x11e 0x21 0xff 0x21 0xe9 0x21 0x107>;
  3400.         clock-names = "xusb_host", "xusb_falcon_src", "xusb_ss", "xusb_ss_src", "xusb_hs_src", "xusb_fs_src", "pll_u_480m", "clk_m", "pll_e";
  3401.         iommus = <0x2b 0x14>;
  3402.         status = "okay";
  3403.         hvdd_usb-supply = <0x47>;
  3404.         avdd_pll_utmip-supply = <0x36>;
  3405.         vddio_hsic-supply = <0x3d>;
  3406.         avddio_usb-supply = <0x3f>;
  3407.         dvdd_sata-supply = <0x40>;
  3408.         avddio_pll_uerefe-supply = <0x3e>;
  3409.         extcon-cables = <0x48 0x1>;
  3410.         extcon-cable-names = "id";
  3411.         phys = <0x45 0x49 0x4a 0x4b>;
  3412.         phy-names = "usb2-0", "usb2-1", "usb2-2", "usb3-0";
  3413.         #extcon-cells = <0x1>;
  3414.         nvidia,pmc-wakeup = <0x37 0x1 0x27 0x4 0x37 0x1 0x28 0x4 0x37 0x1 0x29 0x4 0x37 0x1 0x2a 0x4 0x37 0x1 0x2c 0x4>;
  3415.         nvidia,boost_cpu_freq = <0x4b0>;
  3416.     };
  3417.  
  3418.     max16984-cdp {
  3419.         compatible = "maxim,max16984-tegra210-cdp-phy";
  3420.         #phy-cells = <0x1>;
  3421.         status = "disabled";
  3422.         linux,phandle = <0x107>;
  3423.         phandle = <0x107>;
  3424.     };
  3425.  
  3426.     serial@70006000 {
  3427.         compatible = "nvidia,tegra210-uart", "nvidia,tegra114-hsuart", "nvidia,tegra20-uart";
  3428.         reg = <0x0 0x70006000 0x0 0x40>;
  3429.         reg-shift = <0x2>;
  3430.         interrupts = <0x0 0x24 0x4>;
  3431.         iommus = <0x2b 0xe>;
  3432.         dmas = <0x4c 0x8 0x4c 0x8>;
  3433.         dma-names = "rx", "tx";
  3434.         clocks = <0x21 0x6 0x21 0xf3>;
  3435.         clock-names = "serial", "parent";
  3436.         nvidia,adjust-baud-rates = <0x1c200 0x1c200 0x64>;
  3437.         status = "okay";
  3438.         console-port;
  3439.         sqa-automation-port;
  3440.         enable-rx-poll-timer;
  3441.         linux,phandle = <0x108>;
  3442.         phandle = <0x108>;
  3443.     };
  3444.  
  3445.     serial@70006040 {
  3446.         compatible = "nvidia,tegra114-hsuart";
  3447.         reg = <0x0 0x70006040 0x0 0x40>;
  3448.         reg-shift = <0x2>;
  3449.         interrupts = <0x0 0x25 0x4>;
  3450.         iommus = <0x2b 0xe>;
  3451.         dmas = <0x4c 0x9 0x4c 0x9>;
  3452.         dma-names = "rx", "tx";
  3453.         clocks = <0x21 0xe0 0x21 0xf3>;
  3454.         clock-names = "serial", "parent";
  3455.         resets = <0x21 0x7>;
  3456.         reset-names = "serial";
  3457.         nvidia,adjust-baud-rates = <0x1c200 0x1c200 0x64>;
  3458.         status = "okay";
  3459.         linux,phandle = <0x109>;
  3460.         phandle = <0x109>;
  3461.     };
  3462.  
  3463.     serial@70006200 {
  3464.         compatible = "nvidia,tegra114-hsuart";
  3465.         reg = <0x0 0x70006200 0x0 0x40>;
  3466.         reg-shift = <0x2>;
  3467.         interrupts = <0x0 0x2e 0x4>;
  3468.         iommus = <0x2b 0xe>;
  3469.         dmas = <0x4c 0xa 0x4c 0xa>;
  3470.         dma-names = "tx";
  3471.         clocks = <0x21 0x37 0x21 0xf3>;
  3472.         clock-names = "serial", "parent";
  3473.         resets = <0x21 0x37>;
  3474.         reset-names = "serial";
  3475.         nvidia,adjust-baud-rates = <0xe1000 0xe1000 0x64>;
  3476.         status = "okay";
  3477.         linux,phandle = <0x10a>;
  3478.         phandle = <0x10a>;
  3479.     };
  3480.  
  3481.     serial@70006300 {
  3482.         compatible = "nvidia,tegra114-hsuart";
  3483.         reg = <0x0 0x70006300 0x0 0x40>;
  3484.         reg-shift = <0x2>;
  3485.         interrupts = <0x0 0x5a 0x4>;
  3486.         iommus = <0x2b 0xe>;
  3487.         dmas = <0x4c 0x13 0x4c 0x13>;
  3488.         dma-names = "rx", "tx";
  3489.         clocks = <0x21 0x41 0x21 0xf3>;
  3490.         clock-names = "serial", "parent";
  3491.         resets = <0x21 0x41>;
  3492.         reset-names = "serial";
  3493.         nvidia,adjust-baud-rates = <0x1c200 0x1c200 0x64>;
  3494.         status = "disabled";
  3495.         linux,phandle = <0x10b>;
  3496.         phandle = <0x10b>;
  3497.     };
  3498.  
  3499.     sound {
  3500.         iommus = <0x2b 0x22>;
  3501.         dma-mask = <0x0 0xfff00000>;
  3502.         iommu-resv-regions = <0x0 0x0 0x0 0x70300000 0x0 0xfff00000 0xffffffff 0xffffffff>;
  3503.         iommu-group-id = <0x2>;
  3504.         status = "okay";
  3505.         compatible = "nvidia,tegra-audio-t210ref-mobile-rt565x";
  3506.         nvidia,model = "tegra-snd-t210ref-mobile-rt565x";
  3507.         clocks = <0x21 0xf8 0x21 0xf9 0x21 0x6a 0x21 0x78>;
  3508.         clock-names = "pll_a", "pll_a_out0", "ahub", "extern1";
  3509.         assigned-clocks = <0x21 0x6a 0x21 0x78>;
  3510.         assigned-clock-parents = <0x21 0xf9 0x21 0xf9>;
  3511.         nvidia,num-codec-link = <0x4>;
  3512.         nvidia,audio-routing = "x Headphone", "x OUT", "x IN", "x Mic", "y Headphone", "y OUT", "y IN", "y Mic", "a IN", "a Mic", "b IN", "b Mic";
  3513.         nvidia,xbar = <0x4d>;
  3514.         mclk-fs = <0x100>;
  3515.         linux,phandle = <0xaf>;
  3516.         phandle = <0xaf>;
  3517.  
  3518.         nvidia,dai-link-1 {
  3519.             link-name = "spdif-dit-0";
  3520.             cpu-dai = <0x4e>;
  3521.             codec-dai = <0x4f>;
  3522.             cpu-dai-name = "I2S4";
  3523.             codec-dai-name = "dit-hifi";
  3524.             format = "i2s";
  3525.             bitclock-slave;
  3526.             frame-slave;
  3527.             bitclock-noninversion;
  3528.             frame-noninversion;
  3529.             bit-format = "s16_le";
  3530.             srate = <0xbb80>;
  3531.             num-channel = <0x2>;
  3532.             ignore_suspend;
  3533.             name-prefix = [78 00];
  3534.             status = "okay";
  3535.             linux,phandle = <0xda>;
  3536.             phandle = <0xda>;
  3537.         };
  3538.  
  3539.         nvidia,dai-link-2 {
  3540.             link-name = "spdif-dit-1";
  3541.             cpu-dai = <0x50>;
  3542.             codec-dai = <0x51>;
  3543.             cpu-dai-name = "I2S3";
  3544.             codec-dai-name = "dit-hifi";
  3545.             format = "i2s";
  3546.             bitclock-slave;
  3547.             frame-slave;
  3548.             bitclock-noninversion;
  3549.             frame-noninversion;
  3550.             bit-format = "s16_le";
  3551.             srate = <0xbb80>;
  3552.             num-channel = <0x2>;
  3553.             ignore_suspend;
  3554.             name-prefix = [79 00];
  3555.             status = "okay";
  3556.         };
  3557.  
  3558.         nvidia,dai-link-3 {
  3559.             link-name = "spdif-dit-2";
  3560.             cpu-dai = <0x52>;
  3561.             codec-dai = <0x53>;
  3562.             cpu-dai-name = "DMIC1";
  3563.             codec-dai-name = "dit-hifi";
  3564.             format = "i2s";
  3565.             bit-format = "s16_le";
  3566.             srate = <0xbb80>;
  3567.             ignore_suspend;
  3568.             num-channel = <0x2>;
  3569.             name-prefix = [61 00];
  3570.             status = "okay";
  3571.         };
  3572.  
  3573.         nvidia,dai-link-4 {
  3574.             link-name = "spdif-dit-3";
  3575.             cpu-dai = <0x54>;
  3576.             codec-dai = <0x55>;
  3577.             cpu-dai-name = "DMIC2";
  3578.             codec-dai-name = "dit-hifi";
  3579.             format = "i2s";
  3580.             bit-format = "s16_le";
  3581.             srate = <0xbb80>;
  3582.             ignore_suspend;
  3583.             num-channel = <0x2>;
  3584.             name-prefix = [62 00];
  3585.             status = "okay";
  3586.         };
  3587.     };
  3588.  
  3589.     sound_ref {
  3590.         iommus = <0x2b 0x22>;
  3591.         dma-mask = <0x0 0xfff00000>;
  3592.         iommu-resv-regions = <0x0 0x0 0x0 0x70300000 0x0 0xfff00000 0xffffffff 0xffffffff>;
  3593.         iommu-group-id = <0x2>;
  3594.         status = "okay";
  3595.     };
  3596.  
  3597.     pwm@7000a000 {
  3598.         compatible = "nvidia,tegra124-pwm", "nvidia,tegra20-pwm";
  3599.         reg = <0x0 0x7000a000 0x0 0x100>;
  3600.         #pwm-cells = <0x2>;
  3601.         status = "okay";
  3602.         clocks = <0x21 0x11 0x21 0xf3>;
  3603.         clock-names = "pwm", "parent";
  3604.         resets = <0x21 0x11>;
  3605.         reset-names = "pwm";
  3606.         nvidia,no-clk-sleeping-in-ops;
  3607.         linux,phandle = <0xa5>;
  3608.         phandle = <0xa5>;
  3609.     };
  3610.  
  3611.     spi@7000d400 {
  3612.         compatible = "nvidia,tegra210-spi";
  3613.         reg = <0x0 0x7000d400 0x0 0x200>;
  3614.         interrupts = <0x0 0x3b 0x4>;
  3615.         iommus = <0x2b 0xe>;
  3616.         #address-cells = <0x1>;
  3617.         #size-cells = <0x0>;
  3618.         dmas = <0x4c 0xf 0x4c 0xf>;
  3619.         dma-names = "rx", "tx";
  3620.         nvidia,clk-parents = "pll_p", "clk_m";
  3621.         clocks = <0x21 0x29 0x21 0xf3 0x21 0xe9>;
  3622.         clock-names = "spi", "pll_p", "clk_m";
  3623.         resets = <0x21 0x29>;
  3624.         reset-names = "spi";
  3625.         status = "okay";
  3626.         linux,phandle = <0x10c>;
  3627.         phandle = <0x10c>;
  3628.  
  3629.         prod-settings {
  3630.             #prod-cells = <0x3>;
  3631.  
  3632.             prod {
  3633.                 prod = <0x4 0xfff 0x0>;
  3634.             };
  3635.  
  3636.             prod_c_flash {
  3637.                 status = "disabled";
  3638.                 prod = <0x4 0x3f 0x7>;
  3639.             };
  3640.  
  3641.             prod_c_loop {
  3642.                 status = "disabled";
  3643.                 prod = <0x4 0xfff 0x44b>;
  3644.             };
  3645.         };
  3646.  
  3647.         spi@0 {
  3648.             compatible = "spidev";
  3649.             reg = <0x0>;
  3650.             spi-max-frequency = <0x1f78a40>;
  3651.             nvidia,enable-hw-based-cs;
  3652.             nvidia,rx-clk-tap-delay = <0x7>;
  3653.         };
  3654.     };
  3655.  
  3656.     spi@7000d600 {
  3657.         compatible = "nvidia,tegra210-spi";
  3658.         reg = <0x0 0x7000d600 0x0 0x200>;
  3659.         interrupts = <0x0 0x52 0x4>;
  3660.         iommus = <0x2b 0xe>;
  3661.         #address-cells = <0x1>;
  3662.         #size-cells = <0x0>;
  3663.         dmas = <0x4c 0x10 0x4c 0x10>;
  3664.         dma-names = "rx", "tx";
  3665.         nvidia,clk-parents = "pll_p", "clk_m";
  3666.         clocks = <0x21 0x2c 0x21 0xf3 0x21 0xe9>;
  3667.         clock-names = "spi", "pll_p", "clk_m";
  3668.         resets = <0x21 0x2c>;
  3669.         reset-names = "spi";
  3670.         status = "okay";
  3671.         linux,phandle = <0x10d>;
  3672.         phandle = <0x10d>;
  3673.  
  3674.         prod-settings {
  3675.             #prod-cells = <0x3>;
  3676.  
  3677.             prod {
  3678.                 prod = <0x4 0xfff 0x0>;
  3679.             };
  3680.  
  3681.             prod_c_flash {
  3682.                 status = "disabled";
  3683.                 prod = <0x4 0x3f 0x6>;
  3684.             };
  3685.  
  3686.             prod_c_loop {
  3687.                 status = "disabled";
  3688.                 prod = <0x4 0xfff 0x44b>;
  3689.             };
  3690.         };
  3691.  
  3692.         spi@0 {
  3693.             compatible = "spidev";
  3694.             reg = <0x0>;
  3695.             spi-max-frequency = <0x1f78a40>;
  3696.             nvidia,enable-hw-based-cs;
  3697.             nvidia,rx-clk-tap-delay = <0x6>;
  3698.         };
  3699.     };
  3700.  
  3701.     spi@7000d800 {
  3702.         compatible = "nvidia,tegra210-spi";
  3703.         reg = <0x0 0x7000d800 0x0 0x200>;
  3704.         interrupts = <0x0 0x53 0x4>;
  3705.         iommus = <0x2b 0xe>;
  3706.         #address-cells = <0x1>;
  3707.         #size-cells = <0x0>;
  3708.         dmas = <0x4c 0x11 0x4c 0x11>;
  3709.         dma-names = "rx", "tx";
  3710.         nvidia,clk-parents = "pll_p", "clk_m";
  3711.         clocks = <0x21 0x2e 0x21 0xf3 0x21 0xe9>;
  3712.         clock-names = "spi", "pll_p", "clk_m";
  3713.         resets = <0x21 0x2e>;
  3714.         reset-names = "spi";
  3715.         status = "disabled";
  3716.         linux,phandle = <0x10e>;
  3717.         phandle = <0x10e>;
  3718.  
  3719.         prod-settings {
  3720.             #prod-cells = <0x3>;
  3721.  
  3722.             prod {
  3723.                 prod = <0x4 0xfff 0x0>;
  3724.             };
  3725.  
  3726.             prod_c_flash {
  3727.                 status = "disabled";
  3728.                 prod = <0x4 0x3f 0x8>;
  3729.             };
  3730.  
  3731.             prod_c_loop {
  3732.                 status = "disabled";
  3733.                 prod = <0x4 0xfff 0x44b>;
  3734.             };
  3735.         };
  3736.     };
  3737.  
  3738.     spi@7000da00 {
  3739.         compatible = "nvidia,tegra210-spi";
  3740.         reg = <0x0 0x7000da00 0x0 0x200>;
  3741.         interrupts = <0x0 0x5d 0x4>;
  3742.         iommus = <0x2b 0xe>;
  3743.         #address-cells = <0x1>;
  3744.         #size-cells = <0x0>;
  3745.         dmas = <0x4c 0x12 0x4c 0x12>;
  3746.         dma-names = "rx", "tx";
  3747.         nvidia,clk-parents = "pll_p", "clk_m";
  3748.         clocks = <0x21 0x44 0x21 0xf3 0x21 0xe9>;
  3749.         clock-names = "spi", "pll_p", "clk_m";
  3750.         resets = <0x21 0x44>;
  3751.         reset-names = "spi";
  3752.         status = "disabled";
  3753.         spi-max-frequency = <0xb71b00>;
  3754.         linux,phandle = <0x10f>;
  3755.         phandle = <0x10f>;
  3756.  
  3757.         prod-settings {
  3758.             #prod-cells = <0x3>;
  3759.  
  3760.             prod {
  3761.                 prod = <0x4 0xfff 0x0>;
  3762.             };
  3763.  
  3764.             prod_c_flash {
  3765.                 status = "disabled";
  3766.                 prod = <0x4 0xfff 0x44b>;
  3767.             };
  3768.  
  3769.             prod_c_cs0 {
  3770.                 prod = <0x4 0xfc0 0x400>;
  3771.             };
  3772.         };
  3773.  
  3774.         spi-touch19x12@0 {
  3775.             compatible = "raydium,rm_ts_spidev";
  3776.             status = "disabled";
  3777.             reg = <0x0>;
  3778.             spi-max-frequency = <0xb71b00>;
  3779.             interrupt-parent = <0x56>;
  3780.             interrupts = <0xb9 0x1>;
  3781.             reset-gpio = <0x56 0xae 0x0>;
  3782.             config = <0x0>;
  3783.             platform-id = <0xd>;
  3784.             name-of-clock = "clk_out_2";
  3785.             name-of-clock-con = "extern2";
  3786.             avdd-supply = <0x57>;
  3787.             dvdd-supply = <0x58>;
  3788.         };
  3789.  
  3790.         spi-touch25x16@0 {
  3791.             compatible = "raydium,rm_ts_spidev";
  3792.             status = "disabled";
  3793.             reg = <0x0>;
  3794.             spi-max-frequency = <0xb71b00>;
  3795.             interrupt-parent = <0x56>;
  3796.             interrupts = <0xb9 0x1>;
  3797.             reset-gpio = <0x56 0xae 0x0>;
  3798.             config = <0x0>;
  3799.             platform-id = <0x8>;
  3800.             name-of-clock = "clk_out_2";
  3801.             name-of-clock-con = "extern2";
  3802.             avdd-supply = <0x57>;
  3803.             dvdd-supply = <0x58>;
  3804.         };
  3805.  
  3806.         spi-touch14x8@0 {
  3807.             compatible = "raydium,rm_ts_spidev";
  3808.             status = "disabled";
  3809.             reg = <0x0>;
  3810.             spi-max-frequency = <0xb71b00>;
  3811.             interrupt-parent = <0x56>;
  3812.             interrupts = <0xb9 0x1>;
  3813.             reset-gpio = <0x56 0xae 0x0>;
  3814.             config = <0x0>;
  3815.             platform-id = <0x9>;
  3816.             name-of-clock = "clk_out_2";
  3817.             name-of-clock-con = "extern2";
  3818.             avdd-supply = <0x57>;
  3819.             dvdd-supply = <0x58>;
  3820.         };
  3821.     };
  3822.  
  3823.     spi@70410000 {
  3824.         compatible = "nvidia,tegra210-qspi";
  3825.         reg = <0x0 0x70410000 0x0 0x1000>;
  3826.         interrupts = <0x0 0xa 0x4>;
  3827.         iommus = <0x2b 0xe>;
  3828.         #address-cells = <0x1>;
  3829.         #size-cells = <0x0>;
  3830.         dmas = <0x4c 0x5 0x4c 0x5>;
  3831.         dma-names = "rx", "tx";
  3832.         clocks = <0x21 0xd3 0x21 0x119>;
  3833.         clock-names = "qspi", "qspi_out";
  3834.         resets = <0x21 0xd3>;
  3835.         reset-names = "qspi";
  3836.         status = "okay";
  3837.         spi-max-frequency = <0x632ea00>;
  3838.         linux,phandle = <0x110>;
  3839.         phandle = <0x110>;
  3840.  
  3841.         spiflash@0 {
  3842.             #address-cells = <0x1>;
  3843.             #size-cells = <0x1>;
  3844.             compatible = "MX25U3235F";
  3845.             reg = <0x0>;
  3846.             spi-max-frequency = <0x632ea00>;
  3847.  
  3848.             controller-data {
  3849.                 nvidia,x1-len-limit = <0x400000>;
  3850.                 nvidia,x1-bus-speed = <0x632ea00>;
  3851.                 nvidia,x1-dymmy-cycle = <0x8>;
  3852.                 nvidia,ctrl-bus-clk-ratio = [01];
  3853.             };
  3854.         };
  3855.     };
  3856.  
  3857.     host1x {
  3858.         compatible = "nvidia,tegra210-host1x", "simple-bus";
  3859.         power-domains = <0x23>;
  3860.         wakeup-capable;
  3861.         reg = <0x0 0x50000000 0x0 0x34000>;
  3862.         interrupts = <0x0 0x41 0x4 0x0 0x43 0x4>;
  3863.         iommus = <0x2b 0x6>;
  3864.         #address-cells = <0x2>;
  3865.         #size-cells = <0x2>;
  3866.         status = "okay";
  3867.         ranges;
  3868.         clocks = <0x21 0x1f2 0x21 0x77>;
  3869.         clock-names = "host1x", "actmon";
  3870.         resets = <0x21 0x1c>;
  3871.         nvidia,ch-base = <0x0>;
  3872.         nvidia,nb-channels = <0xc>;
  3873.         nvidia,nb-hw-pts = <0xc0>;
  3874.         nvidia,pts-base = <0x0>;
  3875.         nvidia,nb-pts = <0xc0>;
  3876.         assigned-clocks = <0x21 0x7a 0x21 0x92 0x21 0x91 0x21 0x90 0x21 0xd0 0x21 0x166 0x21 0xe4 0x21 0x142 0x21 0x3>;
  3877.         assigned-clock-parents = <0x21 0xf3 0x21 0xf3 0x21 0xf3 0x21 0xf3 0x21 0xf3 0x21 0x7a 0x21 0xed 0x21 0xed 0x21 0x142>;
  3878.         assigned-clock-rates = <0x16e3600 0x6146580 0x6146580 0x6146580 0x6146580 0x16e3600 0x18519600 0x18519600 0x0>;
  3879.         linux,phandle = <0x78>;
  3880.         phandle = <0x78>;
  3881.  
  3882.         vi {
  3883.             compatible = "nvidia,tegra210-vi", "simple-bus";
  3884.             power-domains = <0x59>;
  3885.             reg = <0x0 0x54080000 0x0 0x40000>;
  3886.             interrupts = <0x0 0x45 0x4>;
  3887.             iommus = <0x2b 0x12>;
  3888.             status = "okay";
  3889.             clocks = <0x21 0x210 0x21 0x34 0x21 0x90 0x21 0x91 0x21 0x92 0x21 0xd0 0x21 0x51 0x21 0xfa 0x21 0x133>;
  3890.             clock-names = "vi", "csi", "cilab", "cilcd", "cile", "vii2c", "i2cslow", "pll_d", "pll_d_dsi_out";
  3891.             resets = <0x21 0x14>;
  3892.             reset-names = "vi";
  3893.             #address-cells = <0x1>;
  3894.             #size-cells = <0x0>;
  3895.             avdd_dsi_csi-supply = <0x36>;
  3896.             num-channels = <0x2>;
  3897.             linux,phandle = <0xbd>;
  3898.             phandle = <0xbd>;
  3899.  
  3900.             ports {
  3901.                 #address-cells = <0x1>;
  3902.                 #size-cells = <0x0>;
  3903.  
  3904.                 port@0 {
  3905.                     reg = <0x0>;
  3906.                     linux,phandle = <0xbe>;
  3907.                     phandle = <0xbe>;
  3908.  
  3909.                     endpoint {
  3910.                         port-index = <0x0>;
  3911.                         bus-width = <0x2>;
  3912.                         remote-endpoint = <0x5a>;
  3913.                         linux,phandle = <0x75>;
  3914.                         phandle = <0x75>;
  3915.                     };
  3916.                 };
  3917.  
  3918.                 port@1 {
  3919.                     reg = <0x1>;
  3920.                     linux,phandle = <0xcd>;
  3921.                     phandle = <0xcd>;
  3922.  
  3923.                     endpoint {
  3924.                         port-index = <0x4>;
  3925.                         bus-width = <0x2>;
  3926.                         remote-endpoint = <0x5b>;
  3927.                         linux,phandle = <0x77>;
  3928.                         phandle = <0x77>;
  3929.                     };
  3930.                 };
  3931.             };
  3932.         };
  3933.  
  3934.         vi-bypass {
  3935.             compatible = "nvidia,tegra210-vi-bypass";
  3936.             status = "okay";
  3937.         };
  3938.  
  3939.         isp@54600000 {
  3940.             compatible = "nvidia,tegra210-isp";
  3941.             power-domains = <0x59>;
  3942.             reg = <0x0 0x54600000 0x0 0x40000>;
  3943.             interrupts = <0x0 0x47 0x4>;
  3944.             iommus = <0x2b 0x8>;
  3945.             status = "okay";
  3946.             clocks = <0x21 0x1ab>;
  3947.             clock-names = "ispa";
  3948.             resets = <0x21 0x17>;
  3949.         };
  3950.  
  3951.         isp@54680000 {
  3952.             compatible = "nvidia,tegra210-isp";
  3953.             power-domains = <0x5c>;
  3954.             reg = <0x0 0x54680000 0x0 0x40000>;
  3955.             interrupts = <0x0 0x46 0x4>;
  3956.             iommus = <0x2b 0x1d>;
  3957.             status = "okay";
  3958.             clocks = <0x21 0x1ac>;
  3959.             clock-names = "ispb";
  3960.             resets = <0x21 0x3>;
  3961.         };
  3962.  
  3963.         dc@54200000 {
  3964.             compatible = "nvidia,tegra210-dc";
  3965.             aux-device-name = "tegradc.0";
  3966.             reg = <0x0 0x54200000 0x0 0x40000>;
  3967.             interrupts = <0x0 0x49 0x4>;
  3968.             win-mask = <0x7>;
  3969.             nvidia,fb-win = <0x0>;
  3970.             iommus = <0x2b 0x2 0x2b 0xa>;
  3971.             clocks = <0x21 0x1b 0x21 0x5 0x21 0x1c5 0x21 0x1c7 0x21 0xf6 0x21 0xfb 0x21 0xfa>;
  3972.             clock-names = "disp1", "timer", "disp1_emc", "disp1_la_emc", "pll_p_out3", "pll_d_out0", "pll_d";
  3973.             resets = <0x21 0x1b>;
  3974.             reset-names = "dc_rst";
  3975.             status = "okay";
  3976.             nvidia,dc-ctrlnum = <0x0>;
  3977.             fb_reserved = <0x5d>;
  3978.             iommu-direct-regions = <0x5d>;
  3979.             pinctrl-names = "dsi-dpd-disable", "dsi-dpd-enable", "dsib-dpd-disable", "dsib-dpd-enable", "hdmi-dpd-disable", "hdmi-dpd-enable";
  3980.             pinctrl-0 = <0x5e>;
  3981.             pinctrl-1 = <0x5f>;
  3982.             pinctrl-2 = <0x60>;
  3983.             pinctrl-3 = <0x61>;
  3984.             pinctrl-4 = <0x62>;
  3985.             pinctrl-5 = <0x63>;
  3986.             avdd_hdmi-supply = <0x40>;
  3987.             avdd_hdmi_pll-supply = <0x36>;
  3988.             vdd_hdmi_5v0-supply = <0x64>;
  3989.             nvidia,dc-flags = <0x1>;
  3990.             nvidia,emc-clk-rate = <0x11e1a300>;
  3991.             nvidia,cmu-enable = <0x1>;
  3992.             nvidia,fb-bpp = <0x20>;
  3993.             nvidia,fb-flags = <0x1>;
  3994.             nvidia,dc-or-node = "/host1x/sor1";
  3995.             nvidia,dc-connector = <0x65>;
  3996.             linux,phandle = <0x111>;
  3997.             phandle = <0x111>;
  3998.  
  3999.             rgb {
  4000.                 status = "disabled";
  4001.             };
  4002.         };
  4003.  
  4004.         dc@54240000 {
  4005.             compatible = "nvidia,tegra210-dc";
  4006.             aux-device-name = "tegradc.1";
  4007.             reg = <0x0 0x54240000 0x0 0x40000>;
  4008.             interrupts = <0x0 0x4a 0x4>;
  4009.             win-mask = <0x7>;
  4010.             nvidia,fb-win = <0x0>;
  4011.             iommus = <0x2b 0x3>;
  4012.             status = "okay";
  4013.             nvidia,dc-ctrlnum = <0x1>;
  4014.             clocks = <0x21 0x1a 0x21 0x5 0x21 0x1c6 0x21 0x1c8 0x21 0xfd 0x21 0xfc>;
  4015.             clock-names = "disp2", "timer", "disp2_emc", "disp2_la_emc", "pll_d2_out0", "pll_d2";
  4016.             resets = <0x21 0x1a>;
  4017.             reset-names = "dc_rst";
  4018.             fb_reserved = <0x66>;
  4019.             iommu-direct-regions = <0x66>;
  4020.             pinctrl-names = "dsi-dpd-disable", "dsi-dpd-enable", "dsib-dpd-disable", "dsib-dpd-enable", "hdmi-dpd-disable", "hdmi-dpd-enable";
  4021.             pinctrl-0 = <0x5e>;
  4022.             pinctrl-1 = <0x5f>;
  4023.             pinctrl-2 = <0x60>;
  4024.             pinctrl-3 = <0x61>;
  4025.             pinctrl-4 = <0x62>;
  4026.             pinctrl-5 = <0x63>;
  4027.             vdd-dp-pwr-supply = <0x67>;
  4028.             avdd-dp-pll-supply = <0x36>;
  4029.             vdd-edp-sec-mode-supply = <0x42>;
  4030.             vdd-dp-pad-supply = <0x42>;
  4031.             vdd_hdmi_5v0-supply = <0x64>;
  4032.             nvidia,dc-flags = <0x1>;
  4033.             nvidia,emc-clk-rate = <0x11e1a300>;
  4034.             nvidia,cmu-enable = <0x1>;
  4035.             nvidia,fb-bpp = <0x20>;
  4036.             nvidia,fb-flags = <0x1>;
  4037.             nvidia,dc-or-node = "/host1x/sor";
  4038.             nvidia,dc-connector = <0x68>;
  4039.             linux,phandle = <0x112>;
  4040.             phandle = <0x112>;
  4041.  
  4042.             rgb {
  4043.                 status = "disabled";
  4044.             };
  4045.         };
  4046.  
  4047.         dsi {
  4048.             compatible = "nvidia,tegra210-dsi";
  4049.             reg = <0x0 0x54300000 0x0 0x40000 0x0 0x54400000 0x0 0x40000>;
  4050.             clocks = <0x21 0x30 0x21 0x93 0x21 0x52 0x21 0x94 0x21 0xf6 0x21 0xb1>;
  4051.             clock-names = "dsi", "dsia_lp", "dsib", "dsib_lp", "pll_p_out3", "clk72mhz";
  4052.             resets = <0x21 0x30 0x21 0x52>;
  4053.             reset-names = "dsia", "dsib";
  4054.             status = "disabled";
  4055.             linux,phandle = <0x113>;
  4056.             phandle = <0x113>;
  4057.         };
  4058.  
  4059.         vic {
  4060.             compatible = "nvidia,tegra210-vic";
  4061.             power-domains = <0x69>;
  4062.             reg = <0x0 0x54340000 0x0 0x40000>;
  4063.             iommus = <0x2b 0x13>;
  4064.             iommu-group-id = <0x1>;
  4065.             status = "okay";
  4066.             clocks = <0x21 0x193 0x21 0x1e2 0x21 0x19f 0x21 0x1e3>;
  4067.             clock-names = "vic03", "emc", "vic_floor", "emc_shared";
  4068.             resets = <0x21 0xb2>;
  4069.         };
  4070.  
  4071.         nvenc {
  4072.             compatible = "nvidia,tegra210-nvenc";
  4073.             power-domains = <0x6a>;
  4074.             reg = <0x0 0x544c0000 0x0 0x40000>;
  4075.             clocks = <0x21 0x19d>;
  4076.             clock-names = "msenc";
  4077.             resets = <0x21 0xdb>;
  4078.             iommus = <0x2b 0xb>;
  4079.             iommu-group-id = <0x1>;
  4080.             status = "okay";
  4081.         };
  4082.  
  4083.         tsec {
  4084.             compatible = "nvidia,tegra210-tsec";
  4085.             power-domains = <0x6b>;
  4086.             reg = <0x0 0x54500000 0x0 0x40000>;
  4087.             clocks = <0x21 0x53>;
  4088.             clock-names = "tsec";
  4089.             resets = <0x21 0x53>;
  4090.             iommus = <0x2b 0x17>;
  4091.             iommu-group-id = <0x1>;
  4092.             status = "okay";
  4093.         };
  4094.  
  4095.         tsecb {
  4096.             compatible = "nvidia,tegra210-tsec";
  4097.             power-domains = <0x6b>;
  4098.             reg = <0x0 0x54100000 0x0 0x40000>;
  4099.             clocks = <0x21 0x196>;
  4100.             clock-names = "tsecb";
  4101.             resets = <0x21 0xce>;
  4102.             iommus = <0x2b 0x29>;
  4103.             iommu-group-id = <0x1>;
  4104.             status = "okay";
  4105.         };
  4106.  
  4107.         nvdec {
  4108.             compatible = "nvidia,tegra210-nvdec";
  4109.             power-domains = <0x6c>;
  4110.             reg = <0x0 0x54480000 0x0 0x40000>;
  4111.             clocks = <0x21 0x19e>;
  4112.             clock-names = "nvdec";
  4113.             resets = <0x21 0xc2>;
  4114.             iommus = <0x2b 0x21>;
  4115.             iommu-group-id = <0x1>;
  4116.             status = "okay";
  4117.         };
  4118.  
  4119.         nvjpg {
  4120.             compatible = "nvidia,tegra210-nvjpg";
  4121.             power-domains = <0x6d>;
  4122.             reg = <0x0 0x54380000 0x0 0x40000>;
  4123.             clocks = <0x21 0x194>;
  4124.             clock-names = "nvjpg";
  4125.             resets = <0x21 0xc3>;
  4126.             iommus = <0x2b 0x24>;
  4127.             iommu-group-id = <0x1>;
  4128.             status = "okay";
  4129.         };
  4130.  
  4131.         sor {
  4132.             compatible = "nvidia,tegra210-sor";
  4133.             reg = <0x0 0x54540000 0x0 0x40000>;
  4134.             reg-names = "sor";
  4135.             status = "okay";
  4136.             nvidia,sor-ctrlnum = <0x0>;
  4137.             nvidia,dpaux = <0x6e>;
  4138.             nvidia,xbar-ctrl = <0x2 0x1 0x0 0x3 0x4>;
  4139.             clocks = <0x21 0xde 0x21 0xb6 0x21 0x12f>;
  4140.             clock-names = "sor_safe", "sor0", "pll_dp";
  4141.             resets = <0x21 0xb6>;
  4142.             reset-names = "sor0";
  4143.             nvidia,sor-audio-not-supported;
  4144.             nvidia,sor1-output-type = "dp";
  4145.             nvidia,active-panel = <0x6f>;
  4146.             linux,phandle = <0x68>;
  4147.             phandle = <0x68>;
  4148.  
  4149.             hdmi-display {
  4150.                 compatible = "hdmi,display";
  4151.                 status = "disabled";
  4152.                 linux,phandle = <0x114>;
  4153.                 phandle = <0x114>;
  4154.             };
  4155.  
  4156.             dp-display {
  4157.                 compatible = "dp, display";
  4158.                 status = "okay";
  4159.                 nvidia,hpd-gpio = <0x56 0xe1 0x1>;
  4160.                 nvidia,is_ext_dp_panel = <0x1>;
  4161.                 linux,phandle = <0x6f>;
  4162.                 phandle = <0x6f>;
  4163.  
  4164.                 disp-default-out {
  4165.                     nvidia,out-type = <0x3>;
  4166.                     nvidia,out-align = <0x0>;
  4167.                     nvidia,out-order = <0x0>;
  4168.                     nvidia,out-flags = <0x0>;
  4169.                     nvidia,out-pins = <0x1 0x0 0x2 0x0 0x3 0x0 0x0 0x1>;
  4170.                     nvidia,out-parent-clk = "pll_d_out0";
  4171.                 };
  4172.  
  4173.                 dp-lt-settings {
  4174.  
  4175.                     lt-setting@0 {
  4176.                         nvidia,drive-current = <0x0 0x0 0x0 0x0>;
  4177.                         nvidia,lane-preemphasis = <0x0 0x0 0x0 0x0>;
  4178.                         nvidia,post-cursor = <0x0 0x0 0x0 0x0>;
  4179.                         nvidia,tx-pu = <0x0>;
  4180.                         nvidia,load-adj = <0x3>;
  4181.                     };
  4182.  
  4183.                     lt-setting@1 {
  4184.                         nvidia,drive-current = <0x0 0x0 0x0 0x0>;
  4185.                         nvidia,lane-preemphasis = <0x0 0x0 0x0 0x0>;
  4186.                         nvidia,post-cursor = <0x0 0x0 0x0 0x0>;
  4187.                         nvidia,tx-pu = <0x0>;
  4188.                         nvidia,load-adj = <0x4>;
  4189.                     };
  4190.  
  4191.                     lt-setting@2 {
  4192.                         nvidia,drive-current = <0x0 0x0 0x0 0x0>;
  4193.                         nvidia,lane-preemphasis = <0x1 0x1 0x1 0x1>;
  4194.                         nvidia,post-cursor = <0x0 0x0 0x0 0x0>;
  4195.                         nvidia,tx-pu = <0x0>;
  4196.                         nvidia,load-adj = <0x6>;
  4197.                     };
  4198.                 };
  4199.             };
  4200.  
  4201.             prod-settings {
  4202.                 #prod-cells = <0x3>;
  4203.  
  4204.                 prod_c_dp {
  4205.                     prod = <0x5c 0xf000f10 0x1000310 0x60 0x3f00100 0x400100 0x68 0x2000 0x2000 0x70 0xffffffff 0x0 0x180 0x1 0x1>;
  4206.                 };
  4207.             };
  4208.         };
  4209.  
  4210.         sor1 {
  4211.             compatible = "nvidia,tegra210-sor1";
  4212.             reg = <0x0 0x54580000 0x0 0x40000>;
  4213.             reg-names = "sor";
  4214.             interrupts = <0x0 0x4c 0x4>;
  4215.             status = "okay";
  4216.             nvidia,sor-ctrlnum = <0x1>;
  4217.             nvidia,dpaux = <0x70>;
  4218.             nvidia,xbar-ctrl = <0x0 0x1 0x2 0x3 0x4>;
  4219.             clocks = <0x21 0x16f 0x21 0xde 0x21 0x16e 0x21 0xb7 0x21 0x12f 0x21 0xf3 0x21 0xca 0x21 0x7d 0x21 0x6f 0x21 0x80>;
  4220.             clock-names = "sor1_ref", "sor_safe", "sor1_pad_clkout", "sor1", "pll_dp", "pll_p", "maud", "hda", "hda2codec_2x", "hda2hdmi";
  4221.             resets = <0x21 0xb7 0x21 0x7d 0x21 0x6f 0x21 0x80>;
  4222.             reset-names = "sor1", "hda_rst", "hda2codec_2x_rst", "hda2hdmi_rst";
  4223.             nvidia,ddc-i2c-bus = <0x71>;
  4224.             nvidia,hpd-gpio = <0x56 0xe1 0x1>;
  4225.             nvidia,active-panel = <0x72>;
  4226.             linux,phandle = <0x65>;
  4227.             phandle = <0x65>;
  4228.  
  4229.             hdmi-display {
  4230.                 compatible = "hdmi,display";
  4231.                 status = "okay";
  4232.                 generic-infoframe-type = <0x87>;
  4233.                 linux,phandle = <0x72>;
  4234.                 phandle = <0x72>;
  4235.  
  4236.                 disp-default-out {
  4237.                     nvidia,out-xres = <0x1000>;
  4238.                     nvidia,out-yres = <0x870>;
  4239.                     nvidia,out-type = <0x1>;
  4240.                     nvidia,out-flags = <0x2>;
  4241.                     nvidia,out-parent-clk = "pll_d2";
  4242.                     nvidia,out-align = <0x0>;
  4243.                     nvidia,out-order = <0x0>;
  4244.                 };
  4245.             };
  4246.  
  4247.             dp-display {
  4248.                 compatible = "dp, display";
  4249.                 status = "disabled";
  4250.                 linux,phandle = <0x115>;
  4251.                 phandle = <0x115>;
  4252.             };
  4253.  
  4254.             prod-settings {
  4255.                 #prod-cells = <0x3>;
  4256.                 prod_list_hdmi_soc = "prod_c_hdmi_0m_54m", "prod_c_hdmi_54m_111m", "prod_c_hdmi_111m_223m", "prod_c_hdmi_223m_300m", "prod_c_hdmi_300m_600m";
  4257.                 prod_list_hdmi_board = "prod_c_hdmi_0m_54m", "prod_c_hdmi_54m_75m", "prod_c_hdmi_75m_150m", "prod_c_hdmi_150m_300m", "prod_c_hdmi_300m_600m";
  4258.  
  4259.                 prod {
  4260.                     prod = <0x3a0 0x1 0x1 0x5c 0xf000700 0x1000000 0x60 0xf01f00 0x300f80 0x68 0xf000000 0xe000000 0x138 0xffffffff 0x3c3c3c3c 0x148 0xffffffff 0x0 0x170 0x40ff00 0x401000>;
  4261.                 };
  4262.  
  4263.                 prod_c_hdmi_0m_54m {
  4264.                     prod = <0x3a0 0x2 0x2 0x5c 0xf000700 0x5000310 0x60 0xf01f00 0x1100 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x2d2f2f2f 0x148 0xffffffff 0x0 0x170 0xf040ff00 0x80406600>;
  4265.                 };
  4266.  
  4267.                 prod_c_hdmi_54m_111m {
  4268.                     prod = <0x3a0 0x2 0x2 0x5c 0xf000700 0x1000100 0x60 0xf01f00 0x401380 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x333a3a3a 0x148 0xffffffff 0x0 0x170 0x40ff00 0x404000>;
  4269.                 };
  4270.  
  4271.                 prod_c_hdmi_111m_223m {
  4272.                     prod = <0x3a0 0x2 0x0 0x5c 0xf000700 0x1000300 0x60 0xff0fe0ff 0x401380 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x333a3a3a 0x148 0xffffffff 0x0 0x170 0x40ff00 0x406600>;
  4273.                 };
  4274.  
  4275.                 prod_c_hdmi_223m_300m {
  4276.                     prod = <0x3a0 0x2 0x0 0x5c 0xf000700 0x1000300 0x60 0xf01f00 0x401380 0x68 0xf000000 0xa000000 0x138 0xffffffff 0x333f3f3f 0x148 0xffffffff 0x171717 0x170 0x40ff00 0x406600>;
  4277.                 };
  4278.  
  4279.                 prod_c_hdmi_300m_600m {
  4280.                     prod = <0x3a0 0x2 0x2 0x5c 0xf000700 0x5000310 0x60 0xf01f00 0x300f00 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x30353537 0x148 0xffffffff 0x0 0x170 0x40ff00 0x406000>;
  4281.                 };
  4282.  
  4283.                 prod_c_54M {
  4284.                     prod = <0x3a0 0x2 0x2 0x5c 0xf000700 0x1000000 0x60 0xf01f00 0x401380 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x333a3a3a 0x148 0xffffffff 0x0 0x170 0x40ff00 0x401000>;
  4285.                 };
  4286.  
  4287.                 prod_c_75M {
  4288.                     prod = <0x3a0 0x2 0x2 0x5c 0xf000700 0x1000100 0x60 0xf01f00 0x401380 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x333a3a3a 0x148 0xffffffff 0x0 0x170 0x40ff00 0x404000>;
  4289.                 };
  4290.  
  4291.                 prod_c_150M {
  4292.                     prod = <0x3a0 0x2 0x0 0x5c 0xf000700 0x1000300 0x60 0xff0fe0ff 0x401380 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x333a3a3a 0x148 0xffffffff 0x0 0x170 0x40ff00 0x406600>;
  4293.                 };
  4294.  
  4295.                 prod_c_300M {
  4296.                     prod = <0x3a0 0x2 0x0 0x5c 0xf000700 0x1000300 0x60 0xf01f00 0x401380 0x68 0xf000000 0xa000000 0x138 0xffffffff 0x333f3f3f 0x148 0xffffffff 0x171717 0x170 0x40ff00 0x406600>;
  4297.                 };
  4298.  
  4299.                 prod_c_600M {
  4300.                     prod = <0x3a0 0x2 0x2 0x5c 0xf000700 0x1000300 0x60 0xf01f00 0x401380 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x333f3f3f 0x148 0xffffffff 0x0 0x170 0x40ff00 0x406600>;
  4301.                 };
  4302.  
  4303.                 prod_c_dp {
  4304.                     prod = <0x5c 0xf000f10 0x1000310 0x60 0x3f00100 0x400100 0x68 0x2000 0x2000 0x70 0xffffffff 0x0 0x180 0x1 0x1>;
  4305.                 };
  4306.  
  4307.                 prod_c_hdmi_54m_75m {
  4308.                     prod = <0x3a0 0x2 0x2 0x5c 0xf000700 0x5000310 0x60 0xf01f00 0x301500 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x2d303030 0x148 0xffffffff 0x0 0x170 0xf040ff00 0x80406600>;
  4309.                 };
  4310.  
  4311.                 prod_c_hdmi_75m_150m {
  4312.                     prod = <0x3a0 0x2 0x0 0x5c 0xf000700 0x1000300 0x60 0xf01f00 0x309300 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x2d303030 0x148 0xffffffff 0x0 0x170 0xf040ff00 0x80406600>;
  4313.                 };
  4314.  
  4315.                 prod_c_hdmi_150m_300m {
  4316.                     prod = <0x3a0 0x2 0x0 0x5c 0xf000700 0x1000300 0x60 0xf01f00 0x309300 0x68 0xf000000 0x8000000 0x138 0xffffffff 0x2d303430 0x148 0xffffffff 0x0 0x170 0xf040ff00 0x80406600>;
  4317.                 };
  4318.             };
  4319.         };
  4320.  
  4321.         dpaux {
  4322.             compatible = "nvidia,tegra210-dpaux";
  4323.             reg = <0x0 0x545c0000 0x0 0x40000>;
  4324.             interrupts = <0x0 0x9f 0x4>;
  4325.             nvidia,dpaux-ctrlnum = <0x0>;
  4326.             status = "okay";
  4327.             clocks = <0x21 0xb5>;
  4328.             clock-names = "dpaux";
  4329.             resets = <0x21 0xb5>;
  4330.             reset-names = "dpaux";
  4331.             linux,phandle = <0x6e>;
  4332.             phandle = <0x6e>;
  4333.  
  4334.             prod-settings {
  4335.                 #prod-cells = <0x3>;
  4336.  
  4337.                 prod_c_dpaux_dp {
  4338.                     prod = <0x124 0x37fe 0x24c2>;
  4339.                 };
  4340.  
  4341.                 prod_c_dpaux_hdmi {
  4342.                     prod = <0x124 0x700 0x400>;
  4343.                 };
  4344.             };
  4345.         };
  4346.  
  4347.         dpaux1 {
  4348.             compatible = "nvidia,tegra210-dpaux1";
  4349.             reg = <0x0 0x54040000 0x0 0x40000>;
  4350.             interrupts = <0x0 0xb 0x4>;
  4351.             nvidia,dpaux-ctrlnum = <0x1>;
  4352.             status = "okay";
  4353.             clocks = <0x21 0xcf>;
  4354.             clock-names = "dpaux1";
  4355.             resets = <0x21 0xcf>;
  4356.             reset-names = "dpaux1";
  4357.             linux,phandle = <0x70>;
  4358.             phandle = <0x70>;
  4359.  
  4360.             prod-settings {
  4361.                 #prod-cells = <0x3>;
  4362.  
  4363.                 prod_c_dpaux_dp {
  4364.                     prod = <0x124 0x37fe 0x24c2>;
  4365.                 };
  4366.  
  4367.                 prod_c_dpaux_hdmi {
  4368.                     prod = <0x124 0x700 0x400>;
  4369.                 };
  4370.             };
  4371.         };
  4372.  
  4373.         i2c@546c0000 {
  4374.             #address-cells = <0x1>;
  4375.             #size-cells = <0x0>;
  4376.             compatible = "nvidia,tegra210-vii2c";
  4377.             reg = <0x0 0x546c0000 0x0 0x34000>;
  4378.             iommus = <0x2b 0x12>;
  4379.             interrupts = <0x0 0x11 0x4>;
  4380.             scl-gpio = <0x56 0x92 0x0>;
  4381.             sda-gpio = <0x56 0x93 0x0>;
  4382.             status = "okay";
  4383.             clocks = <0x21 0xd0 0x21 0x51 0x21 0x1c>;
  4384.             clock-names = "vii2c", "i2cslow", "host1x";
  4385.             resets = <0x21 0xd0>;
  4386.             reset-names = "vii2c";
  4387.             clock-frequency = <0x61a80>;
  4388.             bus-pullup-supply = <0x42>;
  4389.             avdd_dsi_csi-supply = <0x36>;
  4390.             linux,phandle = <0xa8>;
  4391.             phandle = <0xa8>;
  4392.  
  4393.             rbpcv2_imx219_a@10 {
  4394.                 compatible = "nvidia,imx219";
  4395.                 reg = <0x10>;
  4396.                 devnode = "video0";
  4397.                 physical_w = "3.680";
  4398.                 physical_h = "2.760";
  4399.                 sensor_model = "imx219";
  4400.                 use_sensor_mode_id = "true";
  4401.                 status = "disabled";
  4402.                 reset-gpios = <0x56 0x97 0x0>;
  4403.                 linux,phandle = <0xb9>;
  4404.                 phandle = <0xb9>;
  4405.  
  4406.                 mode0 {
  4407.                     mclk_khz = "24000";
  4408.                     num_lanes = [32 00];
  4409.                     tegra_sinterface = "serial_a";
  4410.                     phy_mode = "DPHY";
  4411.                     discontinuous_clk = "yes";
  4412.                     dpcm_enable = "false";
  4413.                     cil_settletime = [30 00];
  4414.                     active_w = "3264";
  4415.                     active_h = "2464";
  4416.                     pixel_t = "bayer_rggb";
  4417.                     readout_orientation = "90";
  4418.                     line_length = "3448";
  4419.                     inherent_gain = [31 00];
  4420.                     mclk_multiplier = "9.33";
  4421.                     pix_clk_hz = "182400000";
  4422.                     gain_factor = "16";
  4423.                     framerate_factor = "1000000";
  4424.                     exposure_factor = "1000000";
  4425.                     min_gain_val = "16";
  4426.                     max_gain_val = "170";
  4427.                     step_gain_val = [31 00];
  4428.                     default_gain = "16";
  4429.                     min_hdr_ratio = [31 00];
  4430.                     max_hdr_ratio = [31 00];
  4431.                     min_framerate = "2000000";
  4432.                     max_framerate = "21000000";
  4433.                     step_framerate = [31 00];
  4434.                     default_framerate = "21000000";
  4435.                     min_exp_time = "13";
  4436.                     max_exp_time = "683709";
  4437.                     step_exp_time = [31 00];
  4438.                     default_exp_time = "2495";
  4439.                     embedded_metadata_height = [32 00];
  4440.                 };
  4441.  
  4442.                 mode1 {
  4443.                     mclk_khz = "24000";
  4444.                     num_lanes = [32 00];
  4445.                     tegra_sinterface = "serial_a";
  4446.                     phy_mode = "DPHY";
  4447.                     discontinuous_clk = "yes";
  4448.                     dpcm_enable = "false";
  4449.                     cil_settletime = [30 00];
  4450.                     active_w = "3264";
  4451.                     active_h = "1848";
  4452.                     pixel_t = "bayer_rggb";
  4453.                     readout_orientation = "90";
  4454.                     line_length = "3448";
  4455.                     inherent_gain = [31 00];
  4456.                     mclk_multiplier = "9.33";
  4457.                     pix_clk_hz = "182400000";
  4458.                     gain_factor = "16";
  4459.                     framerate_factor = "1000000";
  4460.                     exposure_factor = "1000000";
  4461.                     min_gain_val = "16";
  4462.                     max_gain_val = "170";
  4463.                     step_gain_val = [31 00];
  4464.                     default_gain = "16";
  4465.                     min_hdr_ratio = [31 00];
  4466.                     max_hdr_ratio = [31 00];
  4467.                     min_framerate = "2000000";
  4468.                     max_framerate = "28000000";
  4469.                     step_framerate = [31 00];
  4470.                     default_framerate = "28000000";
  4471.                     min_exp_time = "13";
  4472.                     max_exp_time = "683709";
  4473.                     step_exp_time = [31 00];
  4474.                     default_exp_time = "2495";
  4475.                     embedded_metadata_height = [32 00];
  4476.                 };
  4477.  
  4478.                 mode2 {
  4479.                     mclk_khz = "24000";
  4480.                     num_lanes = [32 00];
  4481.                     tegra_sinterface = "serial_a";
  4482.                     phy_mode = "DPHY";
  4483.                     discontinuous_clk = "yes";
  4484.                     dpcm_enable = "false";
  4485.                     cil_settletime = [30 00];
  4486.                     active_w = "1920";
  4487.                     active_h = "1080";
  4488.                     pixel_t = "bayer_rggb";
  4489.                     readout_orientation = "90";
  4490.                     line_length = "3448";
  4491.                     inherent_gain = [31 00];
  4492.                     mclk_multiplier = "9.33";
  4493.                     pix_clk_hz = "182400000";
  4494.                     gain_factor = "16";
  4495.                     framerate_factor = "1000000";
  4496.                     exposure_factor = "1000000";
  4497.                     min_gain_val = "16";
  4498.                     max_gain_val = "170";
  4499.                     step_gain_val = [31 00];
  4500.                     default_gain = "16";
  4501.                     min_hdr_ratio = [31 00];
  4502.                     max_hdr_ratio = [31 00];
  4503.                     min_framerate = "2000000";
  4504.                     max_framerate = "30000000";
  4505.                     step_framerate = [31 00];
  4506.                     default_framerate = "30000000";
  4507.                     min_exp_time = "13";
  4508.                     max_exp_time = "683709";
  4509.                     step_exp_time = [31 00];
  4510.                     default_exp_time = "2495";
  4511.                     embedded_metadata_height = [32 00];
  4512.                 };
  4513.  
  4514.                 mode3 {
  4515.                     mclk_khz = "24000";
  4516.                     num_lanes = [32 00];
  4517.                     tegra_sinterface = "serial_a";
  4518.                     phy_mode = "DPHY";
  4519.                     discontinuous_clk = "yes";
  4520.                     dpcm_enable = "false";
  4521.                     cil_settletime = [30 00];
  4522.                     active_w = "1280";
  4523.                     active_h = "720";
  4524.                     pixel_t = "bayer_rggb";
  4525.                     readout_orientation = "90";
  4526.                     line_length = "3448";
  4527.                     inherent_gain = [31 00];
  4528.                     mclk_multiplier = "9.33";
  4529.                     pix_clk_hz = "182400000";
  4530.                     gain_factor = "16";
  4531.                     framerate_factor = "1000000";
  4532.                     exposure_factor = "1000000";
  4533.                     min_gain_val = "16";
  4534.                     max_gain_val = "170";
  4535.                     step_gain_val = [31 00];
  4536.                     default_gain = "16";
  4537.                     min_hdr_ratio = [31 00];
  4538.                     max_hdr_ratio = [31 00];
  4539.                     min_framerate = "2000000";
  4540.                     max_framerate = "60000000";
  4541.                     step_framerate = [31 00];
  4542.                     default_framerate = "60000000";
  4543.                     min_exp_time = "13";
  4544.                     max_exp_time = "683709";
  4545.                     step_exp_time = [31 00];
  4546.                     default_exp_time = "2495";
  4547.                     embedded_metadata_height = [32 00];
  4548.                 };
  4549.  
  4550.                 mode4 {
  4551.                     mclk_khz = "24000";
  4552.                     num_lanes = [32 00];
  4553.                     tegra_sinterface = "serial_a";
  4554.                     phy_mode = "DPHY";
  4555.                     discontinuous_clk = "yes";
  4556.                     dpcm_enable = "false";
  4557.                     cil_settletime = [30 00];
  4558.                     active_w = "1280";
  4559.                     active_h = "720";
  4560.                     pixel_t = "bayer_rggb";
  4561.                     readout_orientation = "90";
  4562.                     line_length = "3448";
  4563.                     inherent_gain = [31 00];
  4564.                     mclk_multiplier = "9.33";
  4565.                     pix_clk_hz = "169600000";
  4566.                     gain_factor = "16";
  4567.                     framerate_factor = "1000000";
  4568.                     exposure_factor = "1000000";
  4569.                     min_gain_val = "16";
  4570.                     max_gain_val = "170";
  4571.                     step_gain_val = [31 00];
  4572.                     default_gain = "16";
  4573.                     min_hdr_ratio = [31 00];
  4574.                     max_hdr_ratio = [31 00];
  4575.                     min_framerate = "2000000";
  4576.                     max_framerate = "120000000";
  4577.                     step_framerate = [31 00];
  4578.                     default_framerate = "120000000";
  4579.                     min_exp_time = "13";
  4580.                     max_exp_time = "683709";
  4581.                     step_exp_time = [31 00];
  4582.                     default_exp_time = "2495";
  4583.                     embedded_metadata_height = [32 00];
  4584.                 };
  4585.  
  4586.                 ports {
  4587.                     #address-cells = <0x1>;
  4588.                     #size-cells = <0x0>;
  4589.  
  4590.                     port@0 {
  4591.                         reg = <0x0>;
  4592.  
  4593.                         endpoint {
  4594.                             port-index = <0x0>;
  4595.                             bus-width = <0x2>;
  4596.                             remote-endpoint = <0x73>;
  4597.                             linux,phandle = <0xc2>;
  4598.                             phandle = <0xc2>;
  4599.                         };
  4600.                     };
  4601.                 };
  4602.             };
  4603.  
  4604.             ina3221x@40 {
  4605.                 compatible = "ti,ina3221x";
  4606.                 reg = <0x40>;
  4607.                 status = "okay";
  4608.                 ti,trigger-config = <0x7003>;
  4609.                 ti,continuous-config = <0x7607>;
  4610.                 ti,enable-forced-continuous;
  4611.                 #io-channel-cells = <0x1>;
  4612.                 #address-cells = <0x1>;
  4613.                 #size-cells = <0x0>;
  4614.                 linux,phandle = <0xad>;
  4615.                 phandle = <0xad>;
  4616.  
  4617.                 channel@0 {
  4618.                     reg = <0x0>;
  4619.                     ti,rail-name = "POM_5V_GPU";
  4620.                     ti,shunt-resistor-mohm = <0x5>;
  4621.                 };
  4622.  
  4623.                 channel@1 {
  4624.                     reg = <0x1>;
  4625.                     ti,rail-name = "POM_5V_IN";
  4626.                     ti,shunt-resistor-mohm = <0x5>;
  4627.                 };
  4628.  
  4629.                 channel@2 {
  4630.                     reg = <0x2>;
  4631.                     ti,rail-name = "POM_5V_CPU";
  4632.                     ti,shunt-resistor-mohm = <0x5>;
  4633.                 };
  4634.             };
  4635.         };
  4636.  
  4637.         nvcsi {
  4638.             num-channels = <0x2>;
  4639.             #address-cells = <0x1>;
  4640.             #size-cells = <0x0>;
  4641.             linux,phandle = <0xbf>;
  4642.             phandle = <0xbf>;
  4643.  
  4644.             channel@0 {
  4645.                 reg = <0x0>;
  4646.                 linux,phandle = <0xc0>;
  4647.                 phandle = <0xc0>;
  4648.  
  4649.                 ports {
  4650.                     #address-cells = <0x1>;
  4651.                     #size-cells = <0x0>;
  4652.  
  4653.                     port@0 {
  4654.                         reg = <0x0>;
  4655.                         linux,phandle = <0xc1>;
  4656.                         phandle = <0xc1>;
  4657.  
  4658.                         endpoint@0 {
  4659.                             port-index = <0x0>;
  4660.                             bus-width = <0x2>;
  4661.                             remote-endpoint = <0x74>;
  4662.                             linux,phandle = <0x73>;
  4663.                             phandle = <0x73>;
  4664.                         };
  4665.                     };
  4666.  
  4667.                     port@1 {
  4668.                         reg = <0x1>;
  4669.                         linux,phandle = <0xc3>;
  4670.                         phandle = <0xc3>;
  4671.  
  4672.                         endpoint@1 {
  4673.                             remote-endpoint = <0x75>;
  4674.                             linux,phandle = <0x5a>;
  4675.                             phandle = <0x5a>;
  4676.                         };
  4677.                     };
  4678.                 };
  4679.             };
  4680.  
  4681.             channel@1 {
  4682.                 reg = <0x1>;
  4683.                 linux,phandle = <0xce>;
  4684.                 phandle = <0xce>;
  4685.  
  4686.                 ports {
  4687.                     #address-cells = <0x1>;
  4688.                     #size-cells = <0x0>;
  4689.  
  4690.                     port@2 {
  4691.                         reg = <0x0>;
  4692.                         linux,phandle = <0xcf>;
  4693.                         phandle = <0xcf>;
  4694.  
  4695.                         endpoint@2 {
  4696.                             port-index = <0x4>;
  4697.                             bus-width = <0x2>;
  4698.                             remote-endpoint = <0x76>;
  4699.                             linux,phandle = <0xa9>;
  4700.                             phandle = <0xa9>;
  4701.                         };
  4702.                     };
  4703.  
  4704.                     port@3 {
  4705.                         reg = <0x1>;
  4706.                         linux,phandle = <0xd0>;
  4707.                         phandle = <0xd0>;
  4708.  
  4709.                         endpoint@3 {
  4710.                             remote-endpoint = <0x77>;
  4711.                             linux,phandle = <0x5b>;
  4712.                             phandle = <0x5b>;
  4713.                         };
  4714.                     };
  4715.                 };
  4716.             };
  4717.         };
  4718.     };
  4719.  
  4720.     gpu {
  4721.         compatible = "nvidia,tegra210-gm20b", "nvidia,gm20b";
  4722.         nvidia,host1x = <0x78>;
  4723.         reg = <0x0 0x57000000 0x0 0x1000000 0x0 0x58000000 0x0 0x1000000 0x0 0x538f0000 0x0 0x1000>;
  4724.         interrupts = <0x0 0x9d 0x4 0x0 0x9e 0x4>;
  4725.         interrupt-names = "stall", "nonstall";
  4726.         iommus = <0x2b 0x1f>;
  4727.         access-vpr-phys;
  4728.         status = "okay";
  4729.         resets = <0x21 0xb8>;
  4730.         reset-names = "gpu";
  4731.     };
  4732.  
  4733.     mipical {
  4734.         compatible = "nvidia,tegra210-mipical";
  4735.         reg = <0x0 0x700e3000 0x0 0x100>;
  4736.         clocks = <0x21 0x38 0x21 0xb1>;
  4737.         clock-names = "mipi_cal", "uart_mipi_cal";
  4738.         status = "okay";
  4739.         assigned-clocks = <0x21 0xb1>;
  4740.         assigned-clock-parents = <0x21 0xf3>;
  4741.         assigned-clock-rates = <0x40d9900>;
  4742.  
  4743.         prod-settings {
  4744.             #prod-cells = <0x3>;
  4745.  
  4746.             prod_c_dphy_dsi {
  4747.                 prod = <0x38 0x1f00 0x200 0x3c 0x1f00 0x200 0x40 0x1f00 0x200 0x44 0x1f00 0x200 0x5c 0xf00 0x300 0x60 0xf00f0 0x10010 0x64 0x1f 0x2 0x68 0x1f 0x2 0x70 0x1f 0x2 0x74 0x1f 0x2>;
  4748.             };
  4749.         };
  4750.     };
  4751.  
  4752.     pmc@7000e400 {
  4753.         compatible = "nvidia,tegra210-pmc";
  4754.         reg = <0x0 0x7000e400 0x0 0x400>;
  4755.         #padcontroller-cells = <0x1>;
  4756.         status = "okay";
  4757.         clocks = <0x21 0x125>;
  4758.         clock-names = "pclk";
  4759.         nvidia,secure-pmc;
  4760.         clear-all-io-pads-dpd;
  4761.         pinctrl-names = "default";
  4762.         pinctrl-0 = <0x79>;
  4763.         nvidia,restrict-voltage-switch;
  4764.         #nvidia,wake-cells = <0x3>;
  4765.         nvidia,invert-interrupt;
  4766.         nvidia,suspend-mode = <0x0>;
  4767.         nvidia,cpu-pwr-good-time = <0x0>;
  4768.         nvidia,cpu-pwr-off-time = <0x0>;
  4769.         nvidia,core-pwr-good-time = <0x11eb 0xf24>;
  4770.         nvidia,core-pwr-off-time = <0x9899>;
  4771.         nvidia,core-pwr-req-active-high;
  4772.         nvidia,sys-clock-req-active-high;
  4773.         linux,phandle = <0x37>;
  4774.         phandle = <0x37>;
  4775.  
  4776.         pex_en {
  4777.             linux,phandle = <0x7f>;
  4778.             phandle = <0x7f>;
  4779.  
  4780.             pex-io-dpd-signals-dis {
  4781.                 pins = "pex-bias", "pex-clk1", "pex-clk2";
  4782.                 low-power-disable;
  4783.             };
  4784.         };
  4785.  
  4786.         pex_dis {
  4787.             linux,phandle = <0x80>;
  4788.             phandle = <0x80>;
  4789.  
  4790.             pex-io-dpd-signals-en {
  4791.                 pins = "pex-bias", "pex-clk1", "pex-clk2";
  4792.                 low-power-enable;
  4793.             };
  4794.         };
  4795.  
  4796.         hdmi-dpd-enable {
  4797.             linux,phandle = <0x63>;
  4798.             phandle = <0x63>;
  4799.  
  4800.             hdmi-pad-lowpower-enable {
  4801.                 pins = "hdmi";
  4802.                 low-power-enable;
  4803.             };
  4804.         };
  4805.  
  4806.         hdmi-dpd-disable {
  4807.             linux,phandle = <0x62>;
  4808.             phandle = <0x62>;
  4809.  
  4810.             hdmi-pad-lowpower-disable {
  4811.                 pins = "hdmi";
  4812.                 low-power-disable;
  4813.             };
  4814.         };
  4815.  
  4816.         dsi-dpd-enable {
  4817.             linux,phandle = <0x5f>;
  4818.             phandle = <0x5f>;
  4819.  
  4820.             dsi-pad-lowpower-enable {
  4821.                 pins = "dsi";
  4822.                 low-power-enable;
  4823.             };
  4824.         };
  4825.  
  4826.         dsi-dpd-disable {
  4827.             linux,phandle = <0x5e>;
  4828.             phandle = <0x5e>;
  4829.  
  4830.             dsi-pad-lowpower-disable {
  4831.                 pins = "dsi";
  4832.                 low-power-disable;
  4833.             };
  4834.         };
  4835.  
  4836.         dsib-dpd-enable {
  4837.             linux,phandle = <0x61>;
  4838.             phandle = <0x61>;
  4839.  
  4840.             dsib-pad-lowpower-enable {
  4841.                 pins = "dsib";
  4842.                 low-power-enable;
  4843.             };
  4844.         };
  4845.  
  4846.         dsib-dpd-disable {
  4847.             linux,phandle = <0x60>;
  4848.             phandle = <0x60>;
  4849.  
  4850.             dsib-pad-lowpower-disable {
  4851.                 pins = "dsib";
  4852.                 low-power-disable;
  4853.             };
  4854.         };
  4855.  
  4856.         iopad-defaults {
  4857.             linux,phandle = <0x79>;
  4858.             phandle = <0x79>;
  4859.  
  4860.             audio-pads {
  4861.                 pins = "audio";
  4862.                 nvidia,power-source-voltage = <0x0>;
  4863.             };
  4864.  
  4865.             cam-pads {
  4866.                 pins = "cam";
  4867.                 nvidia,power-source-voltage = <0x0>;
  4868.             };
  4869.  
  4870.             dbg-pads {
  4871.                 pins = "dbg";
  4872.                 nvidia,power-source-voltage = <0x0>;
  4873.             };
  4874.  
  4875.             dmic-pads {
  4876.                 pins = "dmic";
  4877.                 nvidia,power-source-voltage = <0x0>;
  4878.             };
  4879.  
  4880.             pex-ctrl-pads {
  4881.                 pins = "pex-ctrl";
  4882.                 nvidia,power-source-voltage = <0x0>;
  4883.             };
  4884.  
  4885.             spi-pads {
  4886.                 pins = "spi";
  4887.                 nvidia,power-source-voltage = <0x0>;
  4888.             };
  4889.  
  4890.             uart-pads {
  4891.                 pins = "uart";
  4892.                 nvidia,power-source-voltage = <0x0>;
  4893.             };
  4894.  
  4895.             pex-io-pads {
  4896.                 pins = "pex-bias", "pex-clk1", "pex-clk2";
  4897.                 low-power-enable;
  4898.             };
  4899.  
  4900.             audio-hv-pads {
  4901.                 pins = "audio-hv";
  4902.                 nvidia,power-source-voltage = <0x0>;
  4903.             };
  4904.  
  4905.             spi-hv-pads {
  4906.                 pins = "spi-hv";
  4907.                 nvidia,power-source-voltage = <0x0>;
  4908.             };
  4909.  
  4910.             gpio-pads {
  4911.                 pins = "gpio";
  4912.                 nvidia,power-source-voltage = <0x0>;
  4913.             };
  4914.  
  4915.             sdmmc-io-pads {
  4916.                 pins = "sdmmc1", "sdmmc3";
  4917.                 nvidia,enable-voltage-switching;
  4918.             };
  4919.         };
  4920.  
  4921.         bootrom-commands {
  4922.             nvidia,command-retries-count = <0x2>;
  4923.             nvidia,delay-between-commands-us = <0xa>;
  4924.             nvidia,wait-start-bus-clear-us = <0xa>;
  4925.             #address-cells = <0x1>;
  4926.             #size-cells = <0x0>;
  4927.  
  4928.             reset-commands {
  4929.                 nvidia,command-retries-count = <0x2>;
  4930.                 nvidia,delay-between-commands-us = <0xa>;
  4931.                 nvidia,wait-start-bus-clear-us = <0xa>;
  4932.                 #address-cells = <0x1>;
  4933.                 #size-cells = <0x0>;
  4934.  
  4935.                 commands@4-003c {
  4936.                     nvidia,command-names = "pmic-rails";
  4937.                     reg = <0x3c>;
  4938.                     nvidia,enable-8bit-register;
  4939.                     nvidia,enable-8bit-data;
  4940.                     nvidia,controller-type-i2c;
  4941.                     nvidia,controller-id = <0x4>;
  4942.                     nvidia,enable-controller-reset;
  4943.                     nvidia,write-commands = <0x16 0x20>;
  4944.                 };
  4945.             };
  4946.  
  4947.             power-off-commands {
  4948.                 nvidia,command-retries-count = <0x2>;
  4949.                 nvidia,delay-between-commands-us = <0xa>;
  4950.                 nvidia,wait-start-bus-clear-us = <0xa>;
  4951.                 #address-cells = <0x1>;
  4952.                 #size-cells = <0x0>;
  4953.  
  4954.                 commands@4-003c {
  4955.                     nvidia,command-names = "pmic-rails";
  4956.                     reg = <0x3c>;
  4957.                     nvidia,enable-8bit-register;
  4958.                     nvidia,enable-8bit-data;
  4959.                     nvidia,controller-type-i2c;
  4960.                     nvidia,controller-id = <0x4>;
  4961.                     nvidia,enable-controller-reset;
  4962.                     nvidia,write-commands = <0x3b 0x1 0x42 0x5b 0x41 0xf8>;
  4963.                 };
  4964.             };
  4965.         };
  4966.  
  4967.         sdmmc1_e_33V_enable {
  4968.             linux,phandle = <0x96>;
  4969.             phandle = <0x96>;
  4970.  
  4971.             sdmmc1 {
  4972.                 pins = "sdmmc1";
  4973.                 nvidia,power-source-voltage = <0x1>;
  4974.             };
  4975.         };
  4976.  
  4977.         sdmmc1_e_33V_disable {
  4978.             linux,phandle = <0x97>;
  4979.             phandle = <0x97>;
  4980.  
  4981.             sdmmc1 {
  4982.                 pins = "sdmmc1";
  4983.                 nvidia,power-source-voltage = <0x0>;
  4984.             };
  4985.         };
  4986.  
  4987.         sdmmc3_e_33V_enable {
  4988.             linux,phandle = <0x8e>;
  4989.             phandle = <0x8e>;
  4990.  
  4991.             sdmmc3 {
  4992.                 pins = "sdmmc3";
  4993.                 nvidia,power-source-voltage = <0x1>;
  4994.             };
  4995.         };
  4996.  
  4997.         sdmmc3_e_33V_disable {
  4998.             linux,phandle = <0x8f>;
  4999.             phandle = <0x8f>;
  5000.  
  5001.             sdmmc3 {
  5002.                 pins = "sdmmc3";
  5003.                 nvidia,power-source-voltage = <0x0>;
  5004.             };
  5005.         };
  5006.     };
  5007.  
  5008.     se@70012000 {
  5009.         compatible = "nvidia,tegra210-se";
  5010.         reg = <0x0 0x70012000 0x0 0x2000>;
  5011.         iommus = <0x2b 0x23 0x2b 0x26>;
  5012.         iommu-group-id = <0x4>;
  5013.         interrupts = <0x0 0x3a 0x4>;
  5014.         clocks = <0x21 0x195 0x21 0x95>;
  5015.         clock-names = "se", "entropy";
  5016.         status = "okay";
  5017.         supported-algos = "aes", "drbg", "rsa", "sha";
  5018.         linux,phandle = <0x116>;
  5019.         phandle = <0x116>;
  5020.     };
  5021.  
  5022.     hda@70030000 {
  5023.         compatible = "nvidia,tegra30-hda";
  5024.         reg = <0x0 0x70030000 0x0 0x10000>;
  5025.         interrupts = <0x0 0x51 0x4>;
  5026.         clocks = <0x21 0x7d 0x21 0x80 0x21 0x6f 0x21 0xca>;
  5027.         clock-names = "hda", "hda2hdmi", "hda2codec_2x", "maud";
  5028.         status = "okay";
  5029.     };
  5030.  
  5031.     pcie@1003000 {
  5032.         compatible = "nvidia,tegra210-pcie", "nvidia,tegra124-pcie";
  5033.         power-domains = <0x7a>;
  5034.         device_type = "pci";
  5035.         reg = <0x0 0x1003000 0x0 0x800 0x0 0x1003800 0x0 0x800 0x0 0x11fff000 0x0 0x1000>;
  5036.         reg-names = "pads", "afi", "cs";
  5037.         interrupts = <0x0 0x62 0x4 0x0 0x63 0x4>;
  5038.         interrupt-names = "intr", "msi";
  5039.         clocks = <0x21 0x46 0x21 0x48 0x21 0x107 0x21 0x12c 0x21 0x63>;
  5040.         clock-names = "pex", "afi", "pll_e", "cml", "mselect";
  5041.         resets = <0x21 0x46 0x21 0x48 0x21 0x4a>;
  5042.         reset-names = "pex", "afi", "pcie_x";
  5043.         #interrupt-cells = <0x1>;
  5044.         interrupt-map-mask = <0x0 0x0 0x0 0x0>;
  5045.         interrupt-map = <0x0 0x0 0x0 0x0 0x33 0x0 0x62 0x4>;
  5046.         pinctrl-names = "clkreq-0-bi-dir-enable", "clkreq-1-bi-dir-enable", "clkreq-0-in-dir-enable", "clkreq-1-in-dir-enable", "pex-io-dpd-dis", "pex-io-dpd-en";
  5047.         pinctrl-0 = <0x7b>;
  5048.         pinctrl-1 = <0x7c>;
  5049.         pinctrl-2 = <0x7d>;
  5050.         pinctrl-3 = <0x7e>;
  5051.         pinctrl-4 = <0x7f>;
  5052.         pinctrl-5 = <0x80>;
  5053.         bus-range = <0x0 0xff>;
  5054.         #address-cells = <0x3>;
  5055.         #size-cells = <0x2>;
  5056.         ranges = <0x82000000 0x0 0x1000000 0x0 0x1000000 0x0 0x1000 0x82000000 0x0 0x1001000 0x0 0x1001000 0x0 0x1000 0x81000000 0x0 0x0 0x0 0x12000000 0x0 0x10000 0x82000000 0x0 0x13000000 0x0 0x13000000 0x0 0xd000000 0xc2000000 0x0 0x20000000 0x0 0x20000000 0x0 0x20000000>;
  5057.         status = "okay";
  5058.         nvidia,wake-gpio = <0x56 0x2 0x0>;
  5059.         nvidia,pmc-wakeup = <0x37 0x1 0x0 0x8>;
  5060.         avdd-pll-uerefe-supply = <0x3e>;
  5061.         hvddio-pex-supply = <0x36>;
  5062.         dvddio-pex-supply = <0x3f>;
  5063.         dvdd-pex-pll-supply = <0x3f>;
  5064.         hvdd-pex-pll-e-supply = <0x36>;
  5065.         vddio-pex-ctl-supply = <0x36>;
  5066.  
  5067.         pci@1,0 {
  5068.             device_type = "pci";
  5069.             assigned-addresses = <0x82000800 0x0 0x1000000 0x0 0x1000>;
  5070.             reg = <0x800 0x0 0x0 0x0 0x0>;
  5071.             status = "okay";
  5072.             #address-cells = <0x3>;
  5073.             #size-cells = <0x2>;
  5074.             ranges;
  5075.             nvidia,num-lanes = <0x4>;
  5076.             nvidia,afi-ctl-offset = <0x110>;
  5077.             nvidia,disable-aspm-states = <0xf>;
  5078.             phys = <0x81 0x82 0x83 0x84>;
  5079.             phy-names = "pcie-0", "pcie-1", "pcie-2", "pcie-3";
  5080.         };
  5081.  
  5082.         pci@2,0 {
  5083.             device_type = "pci";
  5084.             assigned-addresses = <0x82001000 0x0 0x1001000 0x0 0x1000>;
  5085.             reg = <0x1000 0x0 0x0 0x0 0x0>;
  5086.             status = "okay";
  5087.             #address-cells = <0x3>;
  5088.             #size-cells = <0x2>;
  5089.             ranges;
  5090.             nvidia,num-lanes = <0x1>;
  5091.             nvidia,afi-ctl-offset = <0x118>;
  5092.             nvidia,disable-aspm-states = <0xf>;
  5093.             phys = <0x85>;
  5094.             phy-names = "pcie-0";
  5095.             nvidia,plat-gpios = <0x56 0xbb 0x0>;
  5096.             linux,phandle = <0xc6>;
  5097.             phandle = <0xc6>;
  5098.  
  5099.             ethernet@0,0 {
  5100.                 reg = <0x0 0x0 0x0 0x0 0x0>;
  5101.                 linux,phandle = <0xd4>;
  5102.                 phandle = <0xd4>;
  5103.             };
  5104.         };
  5105.  
  5106.         prod-settings {
  5107.             #prod-cells = <0x3>;
  5108.  
  5109.             prod_c_pad {
  5110.                 prod = <0xc8 0xffffffff 0x90b890b8>;
  5111.             };
  5112.  
  5113.             prod_c_rp {
  5114.                 prod = <0xe84 0xffff 0xf 0xea4 0xffff 0x8f 0xe90 0xffffffff 0x55010000 0xe94 0xffffffff 0x1 0xeb0 0xffffffff 0x55010000 0xeb4 0xffffffff 0x1 0xe8c 0xffff0000 0x670000 0xeac 0xffff0000 0xc70000>;
  5115.             };
  5116.         };
  5117.     };
  5118.  
  5119.     i2c@7000c000 {
  5120.         #address-cells = <0x1>;
  5121.         #size-cells = <0x0>;
  5122.         compatible = "nvidia,tegra210-i2c";
  5123.         reg = <0x0 0x7000c000 0x0 0x100>;
  5124.         interrupts = <0x0 0x26 0x4>;
  5125.         iommus = <0x2b 0xe>;
  5126.         status = "okay";
  5127.         clock-frequency = <0x61a80>;
  5128.         dmas = <0x4c 0x15 0x4c 0x15>;
  5129.         dma-names = "rx", "tx";
  5130.         clocks = <0x21 0xc 0x21 0xf3>;
  5131.         clock-names = "div-clk", "parent";
  5132.         resets = <0x21 0xc>;
  5133.         reset-names = "i2c";
  5134.         linux,phandle = <0xab>;
  5135.         phandle = <0xab>;
  5136.  
  5137.         temp-sensor@4c {
  5138.             #thermal-sensor-cells = <0x1>;
  5139.             compatible = "ti,tmp451";
  5140.             reg = <0x4c>;
  5141.             sensor-name = "tegra";
  5142.             supported-hwrev = <0x1>;
  5143.             offset = <0x0>;
  5144.             conv-rate = <0x6>;
  5145.             extended-rage = <0x1>;
  5146.             interrupt-parent = <0x56>;
  5147.             interrupts = <0xbc 0x8>;
  5148.             vdd-supply = <0x36>;
  5149.             temp-alert-gpio = <0x56 0xbc 0x0>;
  5150.             status = "disabled";
  5151.             linux,phandle = <0x117>;
  5152.             phandle = <0x117>;
  5153.  
  5154.             loc {
  5155.                 shutdown-limit = <0x78>;
  5156.             };
  5157.  
  5158.             ext {
  5159.                 shutdown-limit = <0x69>;
  5160.             };
  5161.         };
  5162.     };
  5163.  
  5164.     i2c@7000c400 {
  5165.         #address-cells = <0x1>;
  5166.         #size-cells = <0x0>;
  5167.         compatible = "nvidia,tegra210-i2c";
  5168.         reg = <0x0 0x7000c400 0x0 0x100>;
  5169.         interrupts = <0x0 0x54 0x4>;
  5170.         iommus = <0x2b 0xe>;
  5171.         status = "okay";
  5172.         clock-frequency = <0x186a0>;
  5173.         dmas = <0x4c 0x16 0x4c 0x16>;
  5174.         dma-names = "rx", "tx";
  5175.         clocks = <0x21 0x36 0x21 0xf3>;
  5176.         clock-names = "div-clk", "parent";
  5177.         resets = <0x21 0x36>;
  5178.         reset-names = "i2c";
  5179.         linux,phandle = <0x118>;
  5180.         phandle = <0x118>;
  5181.  
  5182.         i2cmux@70 {
  5183.             compatible = "nxp,pca9546";
  5184.             reg = <0x70>;
  5185.             #address-cells = <0x1>;
  5186.             #size-cells = <0x0>;
  5187.             vcc-supply = <0x47>;
  5188.             vcc-pullup-supply = <0x47>;
  5189.             status = "disabled";
  5190.             linux,phandle = <0xd5>;
  5191.             phandle = <0xd5>;
  5192.  
  5193.             i2c@0 {
  5194.                 reg = <0x0>;
  5195.                 i2c-mux,deselect-on-exit;
  5196.                 #address-cells = <0x1>;
  5197.                 #size-cells = <0x0>;
  5198.             };
  5199.  
  5200.             i2c@1 {
  5201.                 reg = <0x1>;
  5202.                 i2c-mux,deselect-on-exit;
  5203.                 #address-cells = <0x1>;
  5204.                 #size-cells = <0x0>;
  5205.  
  5206.                 ina3221x@40 {
  5207.                     compatible = "ti,ina3221x";
  5208.                     reg = <0x40>;
  5209.                     ti,trigger-config = <0x7003>;
  5210.                     ti,continuous-config = <0x7c07>;
  5211.                     ti,enable-forced-continuous;
  5212.                     #address-cells = <0x1>;
  5213.                     #size-cells = <0x0>;
  5214.  
  5215.                     channel@0 {
  5216.                         reg = <0x0>;
  5217.                         ti,rail-name = "VDD_5V";
  5218.                         ti,shunt-resistor-mohm = <0xa>;
  5219.                     };
  5220.  
  5221.                     channel@1 {
  5222.                         reg = <0x1>;
  5223.                         ti,rail-name = "VDD_3V3";
  5224.                         ti,shunt-resistor-mohm = <0xa>;
  5225.                     };
  5226.  
  5227.                     channel@2 {
  5228.                         reg = <0x2>;
  5229.                         ti,rail-name = "VDD_1V8";
  5230.                         ti,shunt-resistor-mohm = <0x1>;
  5231.                     };
  5232.                 };
  5233.  
  5234.                 ina3221x@41 {
  5235.                     compatible = "ti,ina3221x";
  5236.                     reg = <0x41>;
  5237.                     ti,trigger-config = <0x7003>;
  5238.                     ti,continuous-config = <0x7c07>;
  5239.                     ti,enable-forced-continuous;
  5240.                     #address-cells = <0x1>;
  5241.                     #size-cells = <0x0>;
  5242.  
  5243.                     channel@0 {
  5244.                         reg = <0x0>;
  5245.                         ti,rail-name = "VDD_5V_AUD";
  5246.                         ti,shunt-resistor-mohm = <0x1>;
  5247.                     };
  5248.  
  5249.                     channel@1 {
  5250.                         reg = <0x1>;
  5251.                         ti,rail-name = "VDD_3V3_AUD";
  5252.                         ti,shunt-resistor-mohm = <0xa>;
  5253.                     };
  5254.  
  5255.                     channel@2 {
  5256.                         reg = <0x2>;
  5257.                         ti,rail-name = "VDD_1V8_AUD";
  5258.                         ti,shunt-resistor-mohm = <0xa>;
  5259.                     };
  5260.                 };
  5261.  
  5262.                 ina3221x@42 {
  5263.                     compatible = "ti,ina3221x";
  5264.                     reg = <0x42>;
  5265.                     ti,trigger-config = <0x7003>;
  5266.                     ti,continuous-config = <0x7c07>;
  5267.                     ti,enable-forced-continuous;
  5268.                     #address-cells = <0x1>;
  5269.                     #size-cells = <0x0>;
  5270.  
  5271.                     channel@0 {
  5272.                         reg = <0x0>;
  5273.                         ti,rail-name = "VDD_3V3_GPS";
  5274.                         ti,shunt-resistor-mohm = <0xa>;
  5275.                     };
  5276.  
  5277.                     channel@1 {
  5278.                         reg = <0x1>;
  5279.                         ti,rail-name = "VDD_3V3_NFC";
  5280.                         ti,shunt-resistor-mohm = <0xa>;
  5281.                     };
  5282.  
  5283.                     channel@2 {
  5284.                         reg = <0x2>;
  5285.                         ti,rail-name = "VDD_3V3_GYRO";
  5286.                         ti,shunt-resistor-mohm = <0xa>;
  5287.                     };
  5288.                 };
  5289.             };
  5290.  
  5291.             i2c@2 {
  5292.                 reg = <0x2>;
  5293.                 i2c-mux,deselect-on-exit;
  5294.                 #address-cells = <0x1>;
  5295.                 #size-cells = <0x0>;
  5296.             };
  5297.  
  5298.             i2c@3 {
  5299.                 reg = <0x3>;
  5300.                 i2c-mux,deselect-on-exit;
  5301.                 #address-cells = <0x1>;
  5302.                 #size-cells = <0x0>;
  5303.  
  5304.                 rt5659.12-001a@1a {
  5305.                     compatible = "realtek,rt5658";
  5306.                     reg = <0x1a>;
  5307.                     status = "disabled";
  5308.                     gpios = <0x56 0xe 0x0>;
  5309.                     realtek,jd-src = <0x1>;
  5310.                     realtek,dmic1-data-pin = <0x2>;
  5311.                     linux,phandle = <0xdd>;
  5312.                     phandle = <0xdd>;
  5313.                 };
  5314.             };
  5315.         };
  5316.  
  5317.         gpio@20 {
  5318.             compatible = "ti,tca6416";
  5319.             reg = <0x20>;
  5320.             gpio-controller;
  5321.             #gpio-cells = <0x2>;
  5322.             vcc-supply = <0x47>;
  5323.             status = "disabled";
  5324.             linux,phandle = <0xd6>;
  5325.             phandle = <0xd6>;
  5326.         };
  5327.  
  5328.         icm20628@68 {
  5329.             compatible = "invensense,mpu6xxx";
  5330.             reg = <0x68>;
  5331.             interrupt-parent = <0x56>;
  5332.             interrupts = <0xc8 0x1>;
  5333.             accelerometer_matrix = [01 00 00 00 01 00 00 00 01];
  5334.             gyroscope_matrix = [01 00 00 00 01 00 00 00 01];
  5335.             geomagnetic_rotation_vector_disable = <0x1>;
  5336.             gyroscope_uncalibrated_disable = <0x1>;
  5337.             quaternion_disable = <0x1>;
  5338.             status = "disabled";
  5339.             linux,phandle = <0xd7>;
  5340.             phandle = <0xd7>;
  5341.         };
  5342.  
  5343.         ak8963@0d {
  5344.             compatible = "ak,ak89xx";
  5345.             reg = <0xd>;
  5346.             magnetic_field_matrix = [01 00 00 00 01 00 00 00 01];
  5347.             status = "disabled";
  5348.             linux,phandle = <0xd8>;
  5349.             phandle = <0xd8>;
  5350.         };
  5351.  
  5352.         cm32180@48 {
  5353.             compatible = "capella,cm32180";
  5354.             reg = <0x48>;
  5355.             gpio_irq = <0x56 0xc 0x1>;
  5356.             light_uncalibrated_lo = <0x1>;
  5357.             light_calibrated_lo = <0x96>;
  5358.             light_uncalibrated_hi = <0x17318>;
  5359.             light_calibrated_hi = <0x1ab3f0>;
  5360.             status = "disabled";
  5361.             linux,phandle = <0xd9>;
  5362.             phandle = <0xd9>;
  5363.         };
  5364.  
  5365.         iqs263@44 {
  5366.             status = "disabled";
  5367.             linux,phandle = <0x119>;
  5368.             phandle = <0x119>;
  5369.         };
  5370.  
  5371.         rt5659.1-001a@1a {
  5372.             compatible = "realtek,rt5658";
  5373.             reg = <0x1a>;
  5374.             status = "disabled";
  5375.             gpios = <0x56 0xe 0x0>;
  5376.             realtek,jd-src = <0x1>;
  5377.             realtek,dmic1-data-pin = <0x2>;
  5378.             linux,phandle = <0xdc>;
  5379.             phandle = <0xdc>;
  5380.         };
  5381.     };
  5382.  
  5383.     i2c@7000c500 {
  5384.         #address-cells = <0x1>;
  5385.         #size-cells = <0x0>;
  5386.         compatible = "nvidia,tegra210-i2c";
  5387.         reg = <0x0 0x7000c500 0x0 0x100>;
  5388.         interrupts = <0x0 0x5c 0x4>;
  5389.         iommus = <0x2b 0xe>;
  5390.         status = "okay";
  5391.         clock-frequency = <0x61a80>;
  5392.         dmas = <0x4c 0x17 0x4c 0x17>;
  5393.         dma-names = "rx", "tx";
  5394.         clocks = <0x21 0x43 0x21 0xf3>;
  5395.         clock-names = "div-clk", "parent";
  5396.         resets = <0x21 0x43>;
  5397.         reset-names = "i2c";
  5398.         linux,phandle = <0xac>;
  5399.         phandle = <0xac>;
  5400.  
  5401.         battery-charger@6b {
  5402.             status = "disabled";
  5403.         };
  5404.     };
  5405.  
  5406.     i2c@7000c700 {
  5407.         #address-cells = <0x1>;
  5408.         #size-cells = <0x0>;
  5409.         compatible = "nvidia,tegra210-i2c";
  5410.         reg = <0x0 0x7000c700 0x0 0x100>;
  5411.         interrupts = <0x0 0x78 0x4>;
  5412.         iommus = <0x2b 0xe>;
  5413.         status = "okay";
  5414.         clock-frequency = <0x186a0>;
  5415.         dmas = <0x4c 0x1a 0x4c 0x1a>;
  5416.         dma-names = "rx", "tx";
  5417.         clocks = <0x21 0x67 0x21 0xf3>;
  5418.         clock-names = "div-clk", "parent";
  5419.         resets = <0x21 0x67>;
  5420.         reset-names = "i2c";
  5421.         nvidia,restrict-clk-change;
  5422.         print-rate-limit = <0x78 0x1>;
  5423.         linux,phandle = <0x71>;
  5424.         phandle = <0x71>;
  5425.     };
  5426.  
  5427.     i2c@7000d000 {
  5428.         #address-cells = <0x1>;
  5429.         #size-cells = <0x0>;
  5430.         compatible = "nvidia,tegra210-i2c";
  5431.         reg = <0x0 0x7000d000 0x0 0x100>;
  5432.         interrupts = <0x0 0x35 0x4>;
  5433.         scl-gpio = <0x56 0xc3 0x0>;
  5434.         sda-gpio = <0x56 0xc4 0x0>;
  5435.         nvidia,require-cldvfs-clock;
  5436.         iommus = <0x2b 0xe>;
  5437.         status = "okay";
  5438.         clock-frequency = <0xf4240>;
  5439.         dmas = <0x4c 0x18 0x4c 0x18>;
  5440.         dma-names = "rx", "tx";
  5441.         clocks = <0x21 0x2f 0x21 0xf3>;
  5442.         clock-names = "div-clk", "parent";
  5443.         resets = <0x21 0x2f>;
  5444.         reset-names = "i2c";
  5445.         nvidia,bit-bang-after-shutdown;
  5446.         linux,phandle = <0x11a>;
  5447.         phandle = <0x11a>;
  5448.  
  5449.         max77620@3c {
  5450.             compatible = "maxim,max77620";
  5451.             reg = <0x3c>;
  5452.             interrupts = <0x0 0x56 0x0>;
  5453.             nvidia,pmc-wakeup = <0x37 0x1 0x33 0x8>;
  5454.             #interrupt-cells = <0x2>;
  5455.             interrupt-controller;
  5456.             gpio-controller;
  5457.             #gpio-cells = <0x2>;
  5458.             maxim,enable-clock32k-out;
  5459.             maxim,system-pmic-power-off;
  5460.             maxim,hot-die-threshold-temp = <0x1adb0>;
  5461.             #thermal-sensor-cells = <0x0>;
  5462.             pinctrl-names = "default";
  5463.             pinctrl-0 = <0x86>;
  5464.             maxim,power-shutdown-gpio-states = <0x1 0x0>;
  5465.             linux,phandle = <0x1e>;
  5466.             phandle = <0x1e>;
  5467.  
  5468.             pinmux@0 {
  5469.                 linux,phandle = <0x86>;
  5470.                 phandle = <0x86>;
  5471.  
  5472.                 pin_gpio0 {
  5473.                     pins = "gpio0";
  5474.                     function = "gpio";
  5475.                 };
  5476.  
  5477.                 pin_gpio1 {
  5478.                     pins = "gpio1";
  5479.                     function = "gpio";
  5480.                     drive-open-drain = <0x1>;
  5481.                     maxim,active-fps-source = <0x3>;
  5482.                     maxim,active-fps-power-up-slot = <0x0>;
  5483.                     maxim,active-fps-power-down-slot = <0x7>;
  5484.                 };
  5485.  
  5486.                 pin_gpio2 {
  5487.                     pins = "gpio2";
  5488.                     maxim,active-fps-source = <0x0>;
  5489.                     maxim,active-fps-power-up-slot = <0x0>;
  5490.                     maxim,active-fps-power-down-slot = <0x7>;
  5491.                 };
  5492.  
  5493.                 pin_gpio3 {
  5494.                     pins = "gpio3";
  5495.                     maxim,active-fps-source = <0x0>;
  5496.                     maxim,active-fps-power-up-slot = <0x4>;
  5497.                     maxim,active-fps-power-down-slot = <0x3>;
  5498.                 };
  5499.  
  5500.                 pin_gpio2_3 {
  5501.                     pins = "gpio2", "gpio3";
  5502.                     function = "fps-out";
  5503.                     drive-open-drain = <0x1>;
  5504.                     maxim,active-fps-source = <0x0>;
  5505.                 };
  5506.  
  5507.                 pin_gpio4 {
  5508.                     pins = "gpio4";
  5509.                     function = "32k-out1";
  5510.                 };
  5511.  
  5512.                 pin_gpio5_6_7 {
  5513.                     pins = "gpio5", "gpio6", "gpio7";
  5514.                     function = "gpio";
  5515.                     drive-push-pull = <0x1>;
  5516.                 };
  5517.             };
  5518.  
  5519.             spmic-default-output-high {
  5520.                 gpio-hog;
  5521.                 output-high;
  5522.                 gpios = <0x1 0x0>;
  5523.                 label = "spmic-default-output-high";
  5524.             };
  5525.  
  5526.             watchdog {
  5527.                 maxim,wdt-timeout = <0x10>;
  5528.                 maxim,wdt-clear-time = <0xd>;
  5529.                 status = "disabled";
  5530.                 dt-override-status-odm-data = <0x20000 0x20000>;
  5531.                 linux,phandle = <0xb6>;
  5532.                 phandle = <0xb6>;
  5533.             };
  5534.  
  5535.             fps {
  5536.                 #address-cells = <0x1>;
  5537.                 #size-cells = <0x0>;
  5538.  
  5539.                 fps0 {
  5540.                     reg = <0x0>;
  5541.                     maxim,shutdown-fps-time-periodi-us = <0x500>;
  5542.                     maxim,fps-event-source = <0x0>;
  5543.                 };
  5544.  
  5545.                 fps1 {
  5546.                     reg = <0x1>;
  5547.                     maxim,shutdown-fps-time-period-us = <0x500>;
  5548.                     maxim,fps-event-source = <0x1>;
  5549.                     maxim,device-state-on-disabled-event = <0x0>;
  5550.                 };
  5551.  
  5552.                 fps2 {
  5553.                     reg = <0x2>;
  5554.                     maxim,fps-event-source = <0x0>;
  5555.                 };
  5556.             };
  5557.  
  5558.             backup-battery {
  5559.                 maxim,backup-battery-charging-current = <0x64>;
  5560.                 maxim,backup-battery-charging-voltage = <0x2dc6c0>;
  5561.                 maxim,backup-battery-output-resister = <0x64>;
  5562.             };
  5563.  
  5564.             regulators {
  5565.                 in-ldo0-1-supply = <0x87>;
  5566.                 in-ldo7-8-supply = <0x87>;
  5567.  
  5568.                 sd0 {
  5569.                     regulator-name = "vdd-core";
  5570.                     regulator-min-microvolt = <0xf4240>;
  5571.                     regulator-max-microvolt = <0x11da50>;
  5572.                     regulator-boot-on;
  5573.                     regulator-always-on;
  5574.                     maxim,active-fps-source = <0x1>;
  5575.                     regulator-init-mode = <0x2>;
  5576.                     maxim,active-fps-power-up-slot = <0x1>;
  5577.                     maxim,active-fps-power-down-slot = <0x6>;
  5578.                     regulator-enable-ramp-delay = <0x92>;
  5579.                     regulator-disable-ramp-delay = <0xff0>;
  5580.                     regulator-ramp-delay = <0x6b6c>;
  5581.                     regulator-ramp-delay-scale = <0x12c>;
  5582.                     linux,phandle = <0xa1>;
  5583.                     phandle = <0xa1>;
  5584.                 };
  5585.  
  5586.                 sd1 {
  5587.                     regulator-name = "vdd-ddr-1v1";
  5588.                     regulator-always-on;
  5589.                     regulator-boot-on;
  5590.                     regulator-init-mode = <0x2>;
  5591.                     maxim,active-fps-source = <0x0>;
  5592.                     maxim,active-fps-power-up-slot = <0x5>;
  5593.                     maxim,active-fps-power-down-slot = <0x2>;
  5594.                     regulator-min-microvolt = <0x118c30>;
  5595.                     regulator-max-microvolt = <0x118c30>;
  5596.                     regulator-enable-ramp-delay = <0x82>;
  5597.                     regulator-disable-ramp-delay = <0x23988>;
  5598.                     regulator-ramp-delay = <0x6b6c>;
  5599.                     regulator-ramp-delay-scale = <0x12c>;
  5600.                     linux,phandle = <0x11b>;
  5601.                     phandle = <0x11b>;
  5602.                 };
  5603.  
  5604.                 sd2 {
  5605.                     regulator-name = "vdd-pre-reg-1v35";
  5606.                     regulator-min-microvolt = <0x149970>;
  5607.                     regulator-max-microvolt = <0x149970>;
  5608.                     regulator-always-on;
  5609.                     regulator-boot-on;
  5610.                     maxim,active-fps-source = <0x1>;
  5611.                     maxim,active-fps-power-up-slot = <0x2>;
  5612.                     maxim,active-fps-power-down-slot = <0x5>;
  5613.                     regulator-enable-ramp-delay = <0xb0>;
  5614.                     regulator-disable-ramp-delay = <0x7d00>;
  5615.                     regulator-ramp-delay = <0x6b6c>;
  5616.                     regulator-ramp-delay-scale = <0x15e>;
  5617.                     linux,phandle = <0x87>;
  5618.                     phandle = <0x87>;
  5619.                 };
  5620.  
  5621.                 sd3 {
  5622.                     regulator-name = "vdd-1v8";
  5623.                     regulator-min-microvolt = <0x1b7740>;
  5624.                     regulator-max-microvolt = <0x1b7740>;
  5625.                     regulator-always-on;
  5626.                     regulator-boot-on;
  5627.                     maxim,active-fps-source = <0x0>;
  5628.                     regulator-init-mode = <0x2>;
  5629.                     maxim,active-fps-power-up-slot = <0x3>;
  5630.                     maxim,active-fps-power-down-slot = <0x4>;
  5631.                     regulator-enable-ramp-delay = <0xf2>;
  5632.                     regulator-disable-ramp-delay = <0x1ccf0>;
  5633.                     regulator-ramp-delay = <0x6b6c>;
  5634.                     regulator-ramp-delay-scale = <0x168>;
  5635.                     linux,phandle = <0x36>;
  5636.                     phandle = <0x36>;
  5637.                 };
  5638.  
  5639.                 ldo0 {
  5640.                     regulator-name = "avdd-sys-1v2";
  5641.                     regulator-min-microvolt = <0x124f80>;
  5642.                     regulator-max-microvolt = <0x124f80>;
  5643.                     regulator-boot-on;
  5644.                     maxim,active-fps-source = <0x3>;
  5645.                     maxim,active-fps-power-up-slot = <0x0>;
  5646.                     maxim,active-fps-power-down-slot = <0x7>;
  5647.                     regulator-enable-ramp-delay = <0x1a>;
  5648.                     regulator-disable-ramp-delay = <0x272>;
  5649.                     regulator-ramp-delay = <0x186a0>;
  5650.                     regulator-ramp-delay-scale = <0xc8>;
  5651.                     linux,phandle = <0x3d>;
  5652.                     phandle = <0x3d>;
  5653.                 };
  5654.  
  5655.                 ldo1 {
  5656.                     regulator-name = "vdd-pex-1v0";
  5657.                     regulator-min-microvolt = <0x100590>;
  5658.                     regulator-max-microvolt = <0x100590>;
  5659.                     regulator-always-on;
  5660.                     maxim,active-fps-source = <0x3>;
  5661.                     maxim,active-fps-power-up-slot = <0x0>;
  5662.                     maxim,active-fps-power-down-slot = <0x7>;
  5663.                     regulator-enable-ramp-delay = <0x16>;
  5664.                     regulator-disable-ramp-delay = <0x276>;
  5665.                     regulator-ramp-delay = <0x186a0>;
  5666.                     regulator-ramp-delay-scale = <0xc8>;
  5667.                     linux,phandle = <0x3f>;
  5668.                     phandle = <0x3f>;
  5669.                 };
  5670.  
  5671.                 ldo2 {
  5672.                     regulator-name = "vddio-sdmmc-ap";
  5673.                     regulator-min-microvolt = <0x1b7740>;
  5674.                     regulator-max-microvolt = <0x325aa0>;
  5675.                     maxim,active-fps-source = <0x3>;
  5676.                     maxim,active-fps-power-up-slot = <0x0>;
  5677.                     maxim,active-fps-power-down-slot = <0x7>;
  5678.                     regulator-enable-ramp-delay = <0x3e>;
  5679.                     regulator-disable-ramp-delay = <0x28a>;
  5680.                     regulator-ramp-delay = <0x186a0>;
  5681.                     regulator-ramp-delay-scale = <0xc8>;
  5682.                     linux,phandle = <0x98>;
  5683.                     phandle = <0x98>;
  5684.                 };
  5685.  
  5686.                 ldo3 {
  5687.                     regulator-name = "vdd-ldo3";
  5688.                     regulator-min-microvolt = <0x2ab980>;
  5689.                     regulator-max-microvolt = <0x2ab980>;
  5690.                     maxim,active-fps-source = <0x3>;
  5691.                     maxim,active-fps-power-up-slot = <0x0>;
  5692.                     maxim,active-fps-power-down-slot = <0x7>;
  5693.                     regulator-enable-ramp-delay = <0x32>;
  5694.                     regulator-disable-ramp-delay = <0x456>;
  5695.                     regulator-ramp-delay = <0x186a0>;
  5696.                     regulator-ramp-delay-scale = <0xc8>;
  5697.                     status = "disabled";
  5698.                     linux,phandle = <0x11c>;
  5699.                     phandle = <0x11c>;
  5700.                 };
  5701.  
  5702.                 ldo4 {
  5703.                     regulator-name = "vdd-rtc";
  5704.                     regulator-min-microvolt = <0xcf850>;
  5705.                     regulator-max-microvolt = <0x10c8e0>;
  5706.                     regulator-always-on;
  5707.                     regulator-boot-on;
  5708.                     maxim,active-fps-source = <0x0>;
  5709.                     maxim,active-fps-power-up-slot = <0x1>;
  5710.                     maxim,active-fps-power-down-slot = <0x6>;
  5711.                     regulator-enable-ramp-delay = <0x16>;
  5712.                     regulator-disable-ramp-delay = <0x262>;
  5713.                     regulator-ramp-delay = <0x186a0>;
  5714.                     regulator-ramp-delay-scale = <0xc8>;
  5715.                     regulator-disable-active-discharge;
  5716.                     linux,phandle = <0x11d>;
  5717.                     phandle = <0x11d>;
  5718.                 };
  5719.  
  5720.                 ldo5 {
  5721.                     regulator-name = "vdd-ldo5";
  5722.                     regulator-min-microvolt = <0x325aa0>;
  5723.                     regulator-max-microvolt = <0x325aa0>;
  5724.                     maxim,active-fps-source = <0x3>;
  5725.                     maxim,active-fps-power-up-slot = <0x0>;
  5726.                     maxim,active-fps-power-down-slot = <0x7>;
  5727.                     regulator-enable-ramp-delay = <0x3e>;
  5728.                     regulator-disable-ramp-delay = <0x280>;
  5729.                     regulator-ramp-delay = <0x186a0>;
  5730.                     regulator-ramp-delay-scale = <0xc8>;
  5731.                     status = "disabled";
  5732.                     linux,phandle = <0x57>;
  5733.                     phandle = <0x57>;
  5734.                 };
  5735.  
  5736.                 ldo6 {
  5737.                     regulator-name = "vddio-sdmmc3-ap";
  5738.                     regulator-min-microvolt = <0x1b7740>;
  5739.                     regulator-max-microvolt = <0x325aa0>;
  5740.                     regulator-boot-on;
  5741.                     maxim,active-fps-source = <0x3>;
  5742.                     maxim,active-fps-power-up-slot = <0x0>;
  5743.                     maxim,active-fps-power-down-slot = <0x7>;
  5744.                     regulator-enable-ramp-delay = <0x24>;
  5745.                     regulator-disable-ramp-delay = <0x2a2>;
  5746.                     regulator-ramp-delay = <0x186a0>;
  5747.                     regulator-ramp-delay-scale = <0xc8>;
  5748.                     linux,phandle = <0x58>;
  5749.                     phandle = <0x58>;
  5750.                 };
  5751.  
  5752.                 ldo7 {
  5753.                     regulator-name = "avdd-1v05-pll";
  5754.                     regulator-min-microvolt = <0x100590>;
  5755.                     regulator-max-microvolt = <0x100590>;
  5756.                     regulator-always-on;
  5757.                     regulator-boot-on;
  5758.                     maxim,active-fps-source = <0x1>;
  5759.                     maxim,active-fps-power-up-slot = <0x3>;
  5760.                     maxim,active-fps-power-down-slot = <0x4>;
  5761.                     regulator-enable-ramp-delay = <0x18>;
  5762.                     regulator-disable-ramp-delay = <0xad0>;
  5763.                     regulator-ramp-delay = <0x186a0>;
  5764.                     regulator-ramp-delay-scale = <0xc8>;
  5765.                     linux,phandle = <0x3e>;
  5766.                     phandle = <0x3e>;
  5767.                 };
  5768.  
  5769.                 ldo8 {
  5770.                     regulator-name = "avdd-io-hdmi-dp";
  5771.                     regulator-min-microvolt = <0x100590>;
  5772.                     regulator-max-microvolt = <0x100590>;
  5773.                     regulator-boot-on;
  5774.                     regulator-always-on;
  5775.                     maxim,active-fps-source = <0x1>;
  5776.                     maxim,active-fps-power-up-slot = <0x6>;
  5777.                     maxim,active-fps-power-down-slot = <0x1>;
  5778.                     regulator-enable-ramp-delay = <0x16>;
  5779.                     regulator-disable-ramp-delay = <0x488>;
  5780.                     regulator-ramp-delay = <0x186a0>;
  5781.                     regulator-ramp-delay-scale = <0xc8>;
  5782.                     linux,phandle = <0x40>;
  5783.                     phandle = <0x40>;
  5784.                 };
  5785.             };
  5786.  
  5787.             low-battery-monitor {
  5788.                 maxim,low-battery-shutdown-enable;
  5789.             };
  5790.         };
  5791.     };
  5792.  
  5793.     i2c@7000d100 {
  5794.         #address-cells = <0x1>;
  5795.         #size-cells = <0x0>;
  5796.         compatible = "nvidia,tegra210-i2c";
  5797.         reg = <0x0 0x7000d100 0x0 0x100>;
  5798.         interrupts = <0x0 0x3f 0x4>;
  5799.         iommus = <0x2b 0xe>;
  5800.         status = "okay";
  5801.         clock-frequency = <0x61a80>;
  5802.         dmas = <0x4c 0x1e 0x4c 0x1e>;
  5803.         dma-names = "rx", "tx";
  5804.         clocks = <0x21 0xa6 0x21 0xf3>;
  5805.         clock-names = "div-clk", "parent";
  5806.         resets = <0x21 0xa6>;
  5807.         reset-names = "i2c";
  5808.         linux,phandle = <0x11e>;
  5809.         phandle = <0x11e>;
  5810.     };
  5811.  
  5812.     sdhci@700b0600 {
  5813.         compatible = "nvidia,tegra210-sdhci";
  5814.         reg = <0x0 0x700b0600 0x0 0x200>;
  5815.         interrupts = <0x0 0x1f 0x4>;
  5816.         aux-device-name = "sdhci-tegra.3";
  5817.         iommus = <0x2b 0x1c>;
  5818.         nvidia,runtime-pm-type = <0x1>;
  5819.         clocks = <0x21 0xf 0x21 0xf3 0x21 0x134 0x21 0xc1>;
  5820.         clock-names = "sdmmc", "pll_p", "pll_c4_out0", "sdmmc_legacy_tm";
  5821.         resets = <0x21 0xf>;
  5822.         reset-names = "sdhci";
  5823.         status = "disabled";
  5824.         tap-delay = <0x4>;
  5825.         trim-delay = <0x8>;
  5826.         nvidia,is-ddr-tap-delay;
  5827.         nvidia,ddr-tap-delay = <0x0>;
  5828.         mmc-ocr-mask = <0x0>;
  5829.         max-clk-limit = <0xbebc200>;
  5830.         bus-width = <0x8>;
  5831.         built-in;
  5832.         calib-3v3-offsets = <0x505>;
  5833.         calib-1v8-offsets = <0x505>;
  5834.         compad-vref-3v3 = <0x7>;
  5835.         compad-vref-1v8 = <0x7>;
  5836.         nvidia,en-io-trim-volt;
  5837.         nvidia,is-emmc;
  5838.         nvidia,enable-cq;
  5839.         ignore-pm-notify;
  5840.         keep-power-in-suspend;
  5841.         non-removable;
  5842.         cap-mmc-highspeed;
  5843.         cap-sd-highspeed;
  5844.         mmc-ddr-1_8v;
  5845.         mmc-hs200-1_8v;
  5846.         mmc-hs400-1_8v;
  5847.         nvidia,enable-strobe-mode;
  5848.         mmc-hs400-enhanced-strobe;
  5849.         nvidia,min-tap-delay = <0x6a>;
  5850.         nvidia,max-tap-delay = <0xb9>;
  5851.         pll_source = "pll_p", "pll_c4_out2";
  5852.         vqmmc-supply = <0x36>;
  5853.         vmmc-supply = <0x47>;
  5854.         uhs-mask = <0x0>;
  5855.         power-off-rail;
  5856.         no-sdio;
  5857.         no-sd;
  5858.         linux,phandle = <0xb0>;
  5859.         phandle = <0xb0>;
  5860.  
  5861.         prod-settings {
  5862.             #prod-cells = <0x3>;
  5863.  
  5864.             prod_c_ds {
  5865.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  5866.             };
  5867.  
  5868.             prod_c_hs {
  5869.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  5870.             };
  5871.  
  5872.             prod_c_ddr52 {
  5873.                 prod = <0x100 0x1fff0000 0x0 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  5874.             };
  5875.  
  5876.             prod_c_hs200 {
  5877.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x4000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  5878.             };
  5879.  
  5880.             prod_c_hs400 {
  5881.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x4000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  5882.             };
  5883.  
  5884.             prod_c_hs533 {
  5885.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x2000 0x1e0 0xf 0x7 0x1e4 0x30000505 0x30000505>;
  5886.             };
  5887.  
  5888.             prod {
  5889.                 prod = <0x100 0x1fff000e 0x8090028 0x10c 0x3f00 0x2800 0x1c0 0x8001fc0 0x8000040 0x1c4 0x77 0x0 0x120 0x20001 0x1 0x128 0x43000000 0x0 0x1f0 0x80000 0x80000>;
  5890.             };
  5891.         };
  5892.     };
  5893.  
  5894.     sdhci@700b0400 {
  5895.         compatible = "nvidia,tegra210-sdhci";
  5896.         reg = <0x0 0x700b0400 0x0 0x200>;
  5897.         interrupts = <0x0 0x13 0x4>;
  5898.         aux-device-name = "sdhci-tegra.2";
  5899.         iommus = <0x2b 0x1b>;
  5900.         nvidia,runtime-pm-type = <0x0>;
  5901.         clocks = <0x21 0x45 0x21 0xf3 0x21 0x136 0x21 0xc1>;
  5902.         clock-names = "sdmmc", "pll_p", "pll_c4_out2", "sdmmc_legacy_tm";
  5903.         resets = <0x21 0x45>;
  5904.         reset-names = "sdhci";
  5905.         status = "disabled";
  5906.         tap-delay = <0x3>;
  5907.         trim-delay = <0x3>;
  5908.         mmc-ocr-mask = <0x3>;
  5909.         max-clk-limit = <0x61a80>;
  5910.         ddr-clk-limit = <0x2dc6c00>;
  5911.         bus-width = <0x4>;
  5912.         calib-3v3-offsets = <0x7d>;
  5913.         calib-1v8-offsets = <0x7b7b>;
  5914.         compad-vref-3v3 = <0x7>;
  5915.         compad-vref-1v8 = <0x7>;
  5916.         pll_source = "pll_p", "pll_c4_out2";
  5917.         ignore-pm-notify;
  5918.         cap-mmc-highspeed;
  5919.         cap-sd-highspeed;
  5920.         nvidia,en-io-trim-volt;
  5921.         nvidia,en-periodic-calib;
  5922.         cd-inverted;
  5923.         wp-inverted;
  5924.         pwrdet-support;
  5925.         nvidia,min-tap-delay = <0x6a>;
  5926.         nvidia,max-tap-delay = <0xb9>;
  5927.         pinctrl-names = "sdmmc_schmitt_enable", "sdmmc_schmitt_disable", "sdmmc_clk_schmitt_enable", "sdmmc_clk_schmitt_disable", "sdmmc_drv_code", "sdmmc_default_drv_code", "sdmmc_e_33v_enable", "sdmmc_e_33v_disable";
  5928.         pinctrl-0 = <0x88>;
  5929.         pinctrl-1 = <0x89>;
  5930.         pinctrl-2 = <0x8a>;
  5931.         pinctrl-3 = <0x8b>;
  5932.         pinctrl-4 = <0x8c>;
  5933.         pinctrl-5 = <0x8d>;
  5934.         pinctrl-6 = <0x8e>;
  5935.         pinctrl-7 = <0x8f>;
  5936.         vqmmc-supply = <0x36>;
  5937.         vmmc-supply = <0x47>;
  5938.         mmc-ddr-1_8v;
  5939.         uhs-mask = <0x0>;
  5940.         linux,phandle = <0xb8>;
  5941.         phandle = <0xb8>;
  5942.  
  5943.         prod-settings {
  5944.             #prod-cells = <0x3>;
  5945.  
  5946.             prod_c_ds {
  5947.                 prod = <0x100 0xff0000 0x10000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x3000007d>;
  5948.             };
  5949.  
  5950.             prod_c_hs {
  5951.                 prod = <0x100 0xff0000 0x10000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x3000007d>;
  5952.             };
  5953.  
  5954.             prod_c_sdr12 {
  5955.                 prod = <0x100 0xff0000 0x10000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  5956.             };
  5957.  
  5958.             prod_c_sdr25 {
  5959.                 prod = <0x100 0xff0000 0x10000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  5960.             };
  5961.  
  5962.             prod_c_sdr50 {
  5963.                 prod = <0x100 0xff0000 0x10000 0x1c0 0xe000 0x8000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  5964.             };
  5965.  
  5966.             prod_c_sdr104 {
  5967.                 prod = <0x100 0xff0000 0x10000 0x1c0 0xe000 0x4000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  5968.             };
  5969.  
  5970.             prod_c_ddr52 {
  5971.                 prod = <0x100 0x1fff0000 0x0 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  5972.             };
  5973.  
  5974.             prod {
  5975.                 prod = <0x100 0x1fff000e 0x3090028 0x1c0 0x8001fc0 0x8000040 0x1c4 0x77 0x0 0x120 0x20001 0x1 0x128 0x43000000 0x0 0x1f0 0x80000 0x80000>;
  5976.             };
  5977.         };
  5978.     };
  5979.  
  5980.     sdhci@700b0200 {
  5981.         compatible = "nvidia,tegra210-sdhci";
  5982.         reg = <0x0 0x700b0200 0x0 0x200>;
  5983.         interrupts = <0x0 0xf 0x4>;
  5984.         aux-device-name = "sdhci-tegra.1";
  5985.         nvidia,runtime-pm-type = <0x1>;
  5986.         clocks = <0x21 0x9 0x21 0xf3 0x21 0xc1>;
  5987.         clock-names = "sdmmc", "pll_p", "sdmmc_legacy_tm";
  5988.         resets = <0x21 0x9>;
  5989.         reset-names = "sdhci";
  5990.         status = "disabled";
  5991.         tap-delay = <0x4>;
  5992.         trim-delay = <0x8>;
  5993.         mmc-ocr-mask = <0x0>;
  5994.         max-clk-limit = <0xc28cb00>;
  5995.         ddr-clk-limit = <0x2719c40>;
  5996.         bus-width = <0x4>;
  5997.         calib-3v3-offsets = <0x505>;
  5998.         calib-1v8-offsets = <0x505>;
  5999.         compad-vref-3v3 = <0x7>;
  6000.         compad-vref-1v8 = <0x7>;
  6001.         default-drive-type = <0x1>;
  6002.         nvidia,min-tap-delay = <0x6a>;
  6003.         nvidia,max-tap-delay = <0xb9>;
  6004.         pll_source = "pll_p";
  6005.         non-removable;
  6006.         cap-mmc-highspeed;
  6007.         cap-sd-highspeed;
  6008.         keep-power-in-suspend;
  6009.         ignore-pm-notify;
  6010.         nvidia,en-io-trim-volt;
  6011.         vqmmc-supply = <0x36>;
  6012.         vmmc-supply = <0x47>;
  6013.         uhs-mask = <0x8>;
  6014.         power-off-rail;
  6015.         force-non-removable-rescan;
  6016.         linux,phandle = <0x11f>;
  6017.         phandle = <0x11f>;
  6018.  
  6019.         prod-settings {
  6020.             #prod-cells = <0x3>;
  6021.  
  6022.             prod_c_ds {
  6023.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  6024.             };
  6025.  
  6026.             prod_c_hs {
  6027.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  6028.             };
  6029.  
  6030.             prod_c_sdr12 {
  6031.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  6032.             };
  6033.  
  6034.             prod_c_sdr25 {
  6035.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  6036.             };
  6037.  
  6038.             prod_c_sdr50 {
  6039.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x8000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  6040.             };
  6041.  
  6042.             prod_c_sdr104 {
  6043.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x4000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  6044.             };
  6045.  
  6046.             prod_c_ddr52 {
  6047.                 prod = <0x100 0x1fff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  6048.             };
  6049.  
  6050.             prod_c_hs200 {
  6051.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x4000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  6052.             };
  6053.  
  6054.             prod_c_hs400 {
  6055.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x4000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30000505>;
  6056.             };
  6057.  
  6058.             prod_c_hs533 {
  6059.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x2000 0x1e0 0xf 0x7 0x1e4 0x30000505 0x30000505>;
  6060.             };
  6061.  
  6062.             prod {
  6063.                 prod = <0x100 0x1fff000e 0x8090028 0x1c0 0x8001fc0 0x8000040 0x1c4 0x77 0x0 0x120 0x20001 0x1 0x128 0x43000000 0x0 0x1f0 0x80000 0x80000>;
  6064.             };
  6065.         };
  6066.     };
  6067.  
  6068.     sdhci@700b0000 {
  6069.         compatible = "nvidia,tegra210-sdhci";
  6070.         reg = <0x0 0x700b0000 0x0 0x200>;
  6071.         interrupts = <0x0 0xe 0x4>;
  6072.         aux-device-name = "sdhci-tegra.0";
  6073.         iommus = <0x2b 0x19>;
  6074.         nvidia,runtime-pm-type = <0x1>;
  6075.         clocks = <0x21 0xe 0x21 0xf3 0x21 0xc1>;
  6076.         clock-names = "sdmmc", "pll_p", "sdmmc_legacy_tm";
  6077.         resets = <0x21 0xe>;
  6078.         reset-names = "sdhci";
  6079.         status = "okay";
  6080.         tap-delay = <0x4>;
  6081.         trim-delay = <0x2>;
  6082.         max-clk-limit = <0xc28cb00>;
  6083.         ddr-clk-limit = <0x2dc6c00>;
  6084.         bus-width = <0x4>;
  6085.         mmc-ocr-mask = <0x3>;
  6086.         calib-3v3-offsets = <0x7d>;
  6087.         calib-1v8-offsets = <0x7b7b>;
  6088.         compad-vref-3v3 = <0x7>;
  6089.         compad-vref-1v8 = <0x7>;
  6090.         cd-gpios = <0x56 0xc9 0x0>;
  6091.         pll_source = "pll_p";
  6092.         cap-mmc-highspeed;
  6093.         cap-sd-highspeed;
  6094.         nvidia,en-io-trim-volt;
  6095.         nvidia,en-periodic-calib;
  6096.         keep-power-in-suspend;
  6097.         ignore-pm-notify;
  6098.         cd-inverted;
  6099.         wp-inverted;
  6100.         nvidia,min-tap-delay = <0x6a>;
  6101.         nvidia,max-tap-delay = <0xb9>;
  6102.         pwrdet-support;
  6103.         pinctrl-names = "sdmmc_schmitt_enable", "sdmmc_schmitt_disable", "sdmmc_clk_schmitt_enable", "sdmmc_clk_schmitt_disable", "sdmmc_drv_code", "sdmmc_default_drv_code", "sdmmc_e_33v_enable", "sdmmc_e_33v_disable";
  6104.         pinctrl-0 = <0x90>;
  6105.         pinctrl-1 = <0x91>;
  6106.         pinctrl-2 = <0x92>;
  6107.         pinctrl-3 = <0x93>;
  6108.         pinctrl-4 = <0x94>;
  6109.         pinctrl-5 = <0x95>;
  6110.         pinctrl-6 = <0x96>;
  6111.         pinctrl-7 = <0x97>;
  6112.         vqmmc-supply = <0x98>;
  6113.         vmmc-supply = <0x99>;
  6114.         default-drv-type = <0x1>;
  6115.         sd-uhs-sdr104;
  6116.         sd-uhs-sdr50;
  6117.         sd-uhs-sdr25;
  6118.         sd-uhs-sdr12;
  6119.         mmc-ddr-1_8v;
  6120.         mmc-hs200-1_8v;
  6121.         nvidia,cd-wakeup-capable;
  6122.         nvidia,update-pinctrl-settings;
  6123.         nvidia,pmc-wakeup = <0x37 0x0 0x23 0x0>;
  6124.         uhs-mask = <0xc>;
  6125.         no-sdio;
  6126.         no-mmc;
  6127.         disable-wp;
  6128.         linux,phandle = <0xb1>;
  6129.         phandle = <0xb1>;
  6130.  
  6131.         prod-settings {
  6132.             #prod-cells = <0x3>;
  6133.  
  6134.             prod_c_ds {
  6135.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x3000007d>;
  6136.             };
  6137.  
  6138.             prod_c_hs {
  6139.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x3000007d>;
  6140.             };
  6141.  
  6142.             prod_c_sdr12 {
  6143.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  6144.             };
  6145.  
  6146.             prod_c_sdr25 {
  6147.                 prod = <0x100 0xff0000 0x40000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  6148.             };
  6149.  
  6150.             prod_c_sdr50 {
  6151.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x8000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  6152.             };
  6153.  
  6154.             prod_c_sdr104 {
  6155.                 prod = <0x100 0xff0000 0x40000 0x1c0 0xe000 0x4000 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  6156.             };
  6157.  
  6158.             prod_c_ddr52 {
  6159.                 prod = <0x100 0x1fff0000 0x0 0x1e0 0xf 0x7 0x1e4 0x30077f7f 0x30007b7b>;
  6160.             };
  6161.  
  6162.             prod {
  6163.                 prod = <0x100 0x1fff000e 0x2090028 0x1c0 0x8001fc0 0x8000040 0x1c4 0x77 0x0 0x120 0x20001 0x1 0x128 0x43000000 0x0 0x1f0 0x80000 0x80000>;
  6164.             };
  6165.         };
  6166.     };
  6167.  
  6168.     efuse@7000f800 {
  6169.         compatible = "nvidia,tegra210-efuse";
  6170.         reg = <0x0 0x7000f800 0x0 0x400>;
  6171.         clocks = <0x21 0xe6>;
  6172.         clock-names = "fuse";
  6173.         nvidia,clock-always-on;
  6174.         status = "okay";
  6175.         vpp_fuse-supply = <0x36>;
  6176.  
  6177.         efuse-burn {
  6178.             compatible = "nvidia,tegra210-efuse-burn";
  6179.             clocks = <0x21 0xe9>;
  6180.             clock-names = "clk_m";
  6181.             status = "okay";
  6182.         };
  6183.     };
  6184.  
  6185.     kfuse@7000fc00 {
  6186.         compatible = "nvidia,tegra210-kfuse";
  6187.         reg = <0x0 0x7000fc00 0x0 0x400>;
  6188.         clocks = <0x21 0x28>;
  6189.         clock-names = "kfuse";
  6190.         status = "okay";
  6191.     };
  6192.  
  6193.     pmc-iopower {
  6194.         compatible = "nvidia,tegra210-pmc-iopower";
  6195.         pad-controllers = <0x37 0x32 0x37 0x2b 0x37 0x0 0x37 0x2 0x37 0x22 0x37 0x23 0x37 0x26 0x37 0x33 0x37 0x1 0x37 0xa 0x37 0xc 0x37 0x15 0x37 0x29 0x37 0x2a 0x37 0xf 0x37 0x10 0x37 0x11 0x37 0x12 0x37 0x17>;
  6196.         pad-names = "sys", "uart", "audio", "cam", "pex-ctrl", "sdmmc1", "sdmmc3", "hv", "audio-hv", "debug", "dmic", "gpio", "spi", "spi-hv", "dsia", "dsib", "dsic", "dsid", "hdmi";
  6197.         status = "okay";
  6198.         iopower-sys-supply = <0x36>;
  6199.         iopower-uart-supply = <0x36>;
  6200.         iopower-audio-supply = <0x36>;
  6201.         iopower-cam-supply = <0x36>;
  6202.         iopower-pex-ctrl-supply = <0x36>;
  6203.         iopower-sdmmc1-supply = <0x98>;
  6204.         iopower-sdmmc3-supply = <0x36>;
  6205.         iopower-sdmmc4-supply = <0x36>;
  6206.         iopower-audio-hv-supply = <0x36>;
  6207.         iopower-debug-supply = <0x36>;
  6208.         iopower-dmic-supply = <0x36>;
  6209.         iopower-gpio-supply = <0x36>;
  6210.         iopower-spi-supply = <0x36>;
  6211.         iopower-spi-hv-supply = <0x36>;
  6212.         iopower-sdmmc2-supply = <0x36>;
  6213.         iopower-dp-supply = <0x36>;
  6214.     };
  6215.  
  6216.     dtv@7000c300 {
  6217.         compatible = "nvidia,tegra210-dtv";
  6218.         reg = <0x0 0x7000c300 0x0 0x100>;
  6219.         dmas = <0x4c 0xb>;
  6220.         dma-names = "rx";
  6221.         status = "disabled";
  6222.     };
  6223.  
  6224.     xudc@700d0000 {
  6225.         compatible = "nvidia,tegra210-xudc";
  6226.         reg = <0x0 0x700d0000 0x0 0x8000 0x0 0x700d8000 0x0 0x1000 0x0 0x700d9000 0x0 0x1000>;
  6227.         interrupts = <0x0 0x2c 0x4>;
  6228.         clocks = <0x21 0x121 0x21 0x9c 0x21 0x13e 0x21 0x122 0x21 0x11e>;
  6229.         nvidia,xusb-padctl = <0x44>;
  6230.         iommus = <0x2b 0x15>;
  6231.         status = "okay";
  6232.         charger-detector = <0x9a>;
  6233.         hvdd_usb-supply = <0x47>;
  6234.         avdd_pll_utmip-supply = <0x36>;
  6235.         avddio_usb-supply = <0x3f>;
  6236.         avddio_pll_uerefe-supply = <0x3e>;
  6237.         extcon-cables = <0x48 0x0>;
  6238.         extcon-cable-names = "vbus";
  6239.         phys = <0x45>;
  6240.         phy-names = "usb2";
  6241.         #extcon-cells = <0x1>;
  6242.     };
  6243.  
  6244.     memory-controller@70019000 {
  6245.         compatible = "nvidia,tegra210-mc";
  6246.         reg = <0x0 0x70019000 0x0 0x1000>;
  6247.         clocks = <0x21 0x20 0x21 0x39>;
  6248.         clock-names = "mc", "emc";
  6249.         interrupts = <0x0 0x4d 0x4>;
  6250.         #iommu-cells = <0x1>;
  6251.         #reset-cells = <0x1>;
  6252.         status = "okay";
  6253.         linux,phandle = <0x120>;
  6254.         phandle = <0x120>;
  6255.     };
  6256.  
  6257.     pwm@70110000 {
  6258.         compatible = "nvidia,tegra210-dfll-pwm";
  6259.         reg = <0x0 0x70110000 0x0 0x400>;
  6260.         clocks = <0x21 0x128>;
  6261.         clock-names = "ref";
  6262.         pinctrl-names = "dvfs_pwm_enable", "dvfs_pwm_disable";
  6263.         #pwm-cells = <0x2>;
  6264.         status = "okay";
  6265.         pinctrl-0 = <0x9b>;
  6266.         pinctrl-1 = <0x9c>;
  6267.         pwm-regulator = <0x9d>;
  6268.         linux,phandle = <0xde>;
  6269.         phandle = <0xde>;
  6270.     };
  6271.  
  6272.     clock@70110000 {
  6273.         compatible = "nvidia,tegra210-dfll";
  6274.         reg = <0x0 0x70110000 0x0 0x100 0x0 0x70110000 0x0 0x100 0x0 0x70110100 0x0 0x100 0x0 0x70110200 0x0 0x100>;
  6275.         interrupts = <0x0 0x3e 0x4>;
  6276.         clocks = <0x21 0x129 0x21 0x128 0x21 0x2f>;
  6277.         clock-names = "soc", "ref", "i2c";
  6278.         resets = <0x21 0xe0>;
  6279.         reset-names = "dvco";
  6280.         #clock-cells = <0x0>;
  6281.         clock-output-names = "dfllCPU_out";
  6282.         out-clock-name = "dfll_cpu";
  6283.         status = "okay";
  6284.         vdd-cpu-supply = <0x9d>;
  6285.         nvidia,dfll-max-freq-khz = <0x169158>;
  6286.         nvidia,pwm-to-pmic;
  6287.         nvidia,init-uv = <0xf4240>;
  6288.         nvidia,sample-rate = <0x61a8>;
  6289.         nvidia,droop-ctrl = <0xf00>;
  6290.         nvidia,force-mode = <0x1>;
  6291.         nvidia,cf = <0x6>;
  6292.         nvidia,ci = <0x0>;
  6293.         nvidia,cg = <0x2>;
  6294.         nvidia,idle-override;
  6295.         nvidia,one-shot-calibrate;
  6296.         nvidia,pwm-period = <0x9c4>;
  6297.         pinctrl-names = "dvfs_pwm_enable", "dvfs_pwm_disable";
  6298.         pinctrl-0 = <0x9b>;
  6299.         pinctrl-1 = <0x9c>;
  6300.         nvidia,align-offset-uv = <0xacda0>;
  6301.         nvidia,align-step-uv = <0x4b00>;
  6302.         linux,phandle = <0x26>;
  6303.         phandle = <0x26>;
  6304.     };
  6305.  
  6306.     soctherm@0x700E2000 {
  6307.         compatible = "nvidia,tegra-soctherm", "nvidia,tegra210-soctherm";
  6308.         reg = <0x0 0x700e2000 0x0 0x600 0x0 0x60006000 0x0 0x400 0x0 0x70040000 0x0 0x200>;
  6309.         reg-names = "soctherm-reg", "car-reg", "ccroc-reg";
  6310.         interrupts = <0x0 0x30 0x4 0x0 0x33 0x4>;
  6311.         clocks = <0x21 0x64 0x21 0x4e>;
  6312.         clock-names = "tsensor", "soctherm";
  6313.         resets = <0x21 0x4e>;
  6314.         reset-names = "soctherm";
  6315.         #thermal-sensor-cells = <0x1>;
  6316.         status = "okay";
  6317.         interrupt-controller;
  6318.         #interrupt-cells = <0x2>;
  6319.         soctherm-clock-frequency = <0x30a32c0>;
  6320.         tsensor-clock-frequency = <0x61a80>;
  6321.         sensor-params-tall = <0x3fac>;
  6322.         sensor-params-tiddq = <0x1>;
  6323.         sensor-params-ten-count = <0x1>;
  6324.         sensor-params-tsample = <0x78>;
  6325.         sensor-params-pdiv = <0x8>;
  6326.         sensor-params-tsamp-ate = <0x1e0>;
  6327.         sensor-params-pdiv-ate = <0x8>;
  6328.         hw-pllx-offsets = <0x0 0x3e8 0x1b58 0x2 0x7d0 0xfa0>;
  6329.         nvidia,thermtrips = <0x0 0x19064 0x2 0x19258>;
  6330.         linux,phandle = <0x11>;
  6331.         phandle = <0x11>;
  6332.  
  6333.         throttle-cfgs {
  6334.  
  6335.             heavy {
  6336.                 nvidia,priority = <0x64>;
  6337.                 nvidia,cpu-throt-percent = <0x55>;
  6338.                 nvidia,gpu-throt-level = <0x3>;
  6339.                 #cooling-cells = <0x2>;
  6340.                 linux,phandle = <0x13>;
  6341.                 phandle = <0x13>;
  6342.             };
  6343.  
  6344.             oc1 {
  6345.                 nvidia,priority = <0x0>;
  6346.                 nvidia,polarity-active-low = <0x0>;
  6347.                 nvidia,count-threshold = <0x0>;
  6348.                 nvidia,alarm-filter = <0x0>;
  6349.                 nvidia,alarm-period = <0x0>;
  6350.                 nvidia,cpu-throt-percent = <0x0>;
  6351.                 nvidia,gpu-throt-level = <0x0>;
  6352.                 linux,phandle = <0xc7>;
  6353.                 phandle = <0xc7>;
  6354.             };
  6355.  
  6356.             oc3 {
  6357.                 nvidia,priority = <0x28>;
  6358.                 nvidia,polarity-active-low = <0x1>;
  6359.                 nvidia,count-threshold = <0xf>;
  6360.                 nvidia,alarm-filter = <0x4dd1e0>;
  6361.                 nvidia,alarm-period = <0x0>;
  6362.                 nvidia,cpu-throt-percent = <0x4b>;
  6363.                 nvidia,gpu-throt-level = <0x2>;
  6364.                 linux,phandle = <0x121>;
  6365.                 phandle = <0x121>;
  6366.             };
  6367.         };
  6368.  
  6369.         fuse_war@fuse_rev_0_1 {
  6370.             device_type = "fuse_war";
  6371.             match_fuse_rev = <0x0 0x1>;
  6372.             cpu0 = <0x109cbc 0x61120>;
  6373.             cpu1 = <0x107160 0x106030>;
  6374.             cpu2 = <0x10dba0 0xfff695d8>;
  6375.             cpu3 = <0x10b0a8 0xfff23fb0>;
  6376.             mem0 = <0x108f74 0xfffe7fa0>;
  6377.             mem1 = <0x10dba0 0xfffe7d48>;
  6378.             gpu = <0x109168 0xffef40e4>;
  6379.             pllx = <0x107610 0xfff268b4>;
  6380.         };
  6381.  
  6382.         fuse_war@fuse_rev_2 {
  6383.             device_type = "fuse_war";
  6384.             match_fuse_rev = <0x2>;
  6385.             cpu0 = <0x108e48 0x3180a8>;
  6386.             cpu1 = <0x112f38 0xfffef854>;
  6387.             cpu2 = <0x10c2a0 0x22595c>;
  6388.             cpu3 = <0x10e820 0x9324c>;
  6389.             mem0 = <0x105090 0x362acc>;
  6390.             mem1 = <0x11e8c4 0xffa06cd0>;
  6391.             gpu = <0x10647c 0x29bb34>;
  6392.             pllx = <0xfdd54 0x68342c>;
  6393.         };
  6394.  
  6395.         throttle@critical {
  6396.             device_type = "throttlectl";
  6397.             cdev-type = "tegra-shutdown";
  6398.             cooling-min-state = <0x0>;
  6399.             cooling-max-state = <0x3>;
  6400.             #cooling-cells = <0x2>;
  6401.         };
  6402.  
  6403.         throttle@heavy {
  6404.             device_type = "throttlectl";
  6405.             cdev-type = "tegra-heavy";
  6406.             cooling-min-state = <0x0>;
  6407.             cooling-max-state = <0x3>;
  6408.             #cooling-cells = <0x2>;
  6409.             priority = <0x64>;
  6410.             throttle_dev = <0x9e 0x9f>;
  6411.         };
  6412.  
  6413.         throttle_dev@cpu_high {
  6414.             depth = <0x55>;
  6415.             linux,phandle = <0x9e>;
  6416.             phandle = <0x9e>;
  6417.         };
  6418.  
  6419.         throttle_dev@gpu_high {
  6420.             level = "heavy_throttling";
  6421.             linux,phandle = <0x9f>;
  6422.             phandle = <0x9f>;
  6423.         };
  6424.     };
  6425.  
  6426.     tegra-aotag {
  6427.         compatible = "nvidia,tegra21x-aotag";
  6428.         parent-block = <0x37>;
  6429.         status = "okay";
  6430.         sensor-params-tall = <0x4c>;
  6431.         sensor-params-tiddq = <0x1>;
  6432.         sensor-params-ten-count = <0x10>;
  6433.         sensor-params-tsample = <0x9>;
  6434.         sensor-params-pdiv = <0x8>;
  6435.         sensor-params-tsamp-ate = <0x27>;
  6436.         sensor-params-pdiv-ate = <0x8>;
  6437.         #thermal-sensor-cells = <0x0>;
  6438.         sensor-name = "aotag0";
  6439.         sensor-id = <0x0>;
  6440.         advertised-sensor-id = <0x9>;
  6441.         sensor-nominal-temp-cp = <0x19>;
  6442.         sensor-nominal-temp-ft = <0x69>;
  6443.         sensor-compensation-a = <0x2988>;
  6444.         sensor-compensation-b = <0xfffef85e>;
  6445.         linux,phandle = <0x2>;
  6446.         phandle = <0x2>;
  6447.     };
  6448.  
  6449.     tegra_cec {
  6450.         compatible = "nvidia,tegra210-cec";
  6451.         reg = <0x0 0x70015000 0x0 0x1000>;
  6452.         interrupts = <0x0 0x3 0x4>;
  6453.         clocks = <0x21 0x88>;
  6454.         clock-names = "cec";
  6455.         status = "okay";
  6456.     };
  6457.  
  6458.     watchdog@60005100 {
  6459.         compatible = "nvidia,tegra-wdt-t21x";
  6460.         reg = <0x0 0x60005100 0x0 0x20 0x0 0x60005088 0x0 0x8>;
  6461.         interrupts = <0x0 0x7b 0x4>;
  6462.         nvidia,expiry-count = <0x4>;
  6463.         nvidia,timer-index = <0x7>;
  6464.         nvidia,enable-on-init;
  6465.         status = "disabled";
  6466.         dt-override-status-odm-data = <0x10000 0x10000>;
  6467.         timeout-sec = <0x78>;
  6468.         linux,phandle = <0xb5>;
  6469.         phandle = <0xb5>;
  6470.     };
  6471.  
  6472.     tegra_fiq_debugger {
  6473.         compatible = "nvidia,fiq-debugger";
  6474.         use-console-port;
  6475.         interrupts = <0x0 0x7b 0x4>;
  6476.     };
  6477.  
  6478.     ptm {
  6479.         compatible = "nvidia,ptm";
  6480.         reg = <0x0 0x72010000 0x0 0x1000 0x0 0x72030000 0x0 0x1000 0x0 0x72040000 0x0 0x1000 0x0 0x72050000 0x0 0x1000 0x0 0x72060000 0x0 0x1000 0x0 0x73010000 0x0 0x1000 0x0 0x73440000 0x0 0x1000 0x0 0x73540000 0x0 0x1000 0x0 0x73640000 0x0 0x1000 0x0 0x73740000 0x0 0x1000 0x0 0x72820000 0x0 0x1000 0x0 0x72a1c000 0x0 0x1000>;
  6481.         status = "okay";
  6482.     };
  6483.  
  6484.     mselect {
  6485.         compatible = "nvidia,tegra-mselect";
  6486.         interrupts = <0x0 0xaf 0x4>;
  6487.         reg = <0x0 0x50060000 0x0 0x1000>;
  6488.         status = "disabled";
  6489.     };
  6490.  
  6491.     cpuidle {
  6492.         compatible = "nvidia,tegra210-cpuidle";
  6493.         cc4-no-retention;
  6494.     };
  6495.  
  6496.     apbmisc@70000800 {
  6497.         compatible = "nvidia,tegra210-apbmisc", "nvidia,tegra20-apbmisc";
  6498.         reg = <0x0 0x70000800 0x0 0x64 0x0 0x70000008 0x0 0x4>;
  6499.     };
  6500.  
  6501.     nvdumper {
  6502.         compatible = "nvidia,tegra210-nvdumper";
  6503.         status = "disabled";
  6504.     };
  6505.  
  6506.     tegra-pmc-blink-pwm {
  6507.         compatible = "nvidia,tegra210-pmc-blink-pwm";
  6508.         status = "disabled";
  6509.     };
  6510.  
  6511.     nvpmodel {
  6512.         compatible = "nvidia,nvpmodel";
  6513.         status = "okay";
  6514.     };
  6515.  
  6516.     extcon {
  6517.         compatible = "simple-bus";
  6518.         device_type = "external-connection";
  6519.         #address-cells = <0x1>;
  6520.         #size-cells = <0x0>;
  6521.  
  6522.         disp-state {
  6523.             compatible = "extcon-disp-state";
  6524.             #extcon-cells = <0x1>;
  6525.         };
  6526.  
  6527.         extcon@0 {
  6528.             compatible = "extcon-gpio";
  6529.             reg = <0x0>;
  6530.             extcon-gpio,name = "ID";
  6531.             gpio = <0x1e 0x0 0x0>;
  6532.             extcon-gpio,connection-state-low;
  6533.             extcon-gpio,cable-name = "USB-Host";
  6534.             #extcon-cells = <0x1>;
  6535.             status = "disabled";
  6536.             linux,phandle = <0x122>;
  6537.             phandle = <0x122>;
  6538.         };
  6539.  
  6540.         extcon@1 {
  6541.             compatible = "extcon-gpio-states";
  6542.             reg = <0x1>;
  6543.             extcon-gpio,name = "VBUS";
  6544.             extcon-gpio,cable-states = <0x0 0x1 0x1 0x0>;
  6545.             gpios = <0x56 0xe4 0x0>;
  6546.             extcon-gpio,out-cable-names = <0x1 0x2 0x0>;
  6547.             wakeup-source;
  6548.             #extcon-cells = <0x1>;
  6549.             nvidia,pmc-wakeup = <0x37 0x0 0x36 0x0>;
  6550.             linux,phandle = <0x48>;
  6551.             phandle = <0x48>;
  6552.         };
  6553.     };
  6554.  
  6555.     bthrot_cdev {
  6556.         compatible = "nvidia,tegra-balanced-throttle";
  6557.         clocks = <0x21 0x126 0x21 0x1ec 0x21 0x199 0x21 0x1a2 0x21 0x1b9 0x21 0x1d2>;
  6558.         clock-names = "cclk_g", "gpu", "cap.throttle.c2bus", "cap.throttle.c3bus", "cap.throttle.sclk", "emc";
  6559.  
  6560.         skin_balanced {
  6561.             cdev-type = "skin-balanced";
  6562.             num_states = <0x42>;
  6563.             cooling-min-state = <0x0>;
  6564.             cooling-max-state = <0x42>;
  6565.             #cooling-cells = <0x2>;
  6566.             status = "okay";
  6567.             throttle_table = <0x16358c 0xd4cb0 0x75300 0x7d000 0x5dc00 0xffffffff 0x15e9bc 0xd1c9f 0x75300 0x7d000 0x5dc00 0xffffffff 0x159ded 0xcec8f 0x75300 0x7d000 0x5dc00 0xffffffff 0x15521d 0xcbc7e 0x75300 0x7d000 0x5dc00 0xffffffff 0x15064d 0xc8c6e 0x75300 0x7d000 0x5dc00 0xffffffff 0x14ba7e 0xc5c5d 0x75300 0x7d000 0x5dc00 0xffffffff 0x146eae 0xc2c4c 0x75300 0x7d000 0x5dc00 0xffffffff 0x1422de 0xbfc3c 0x75300 0x7d000 0x5dc00 0xffffffff 0x13d70e 0xbcc2b 0x75300 0x7d000 0x5dc00 0xffffffff 0x138b3f 0xb9c1a 0x75300 0x7d000 0x5dc00 0xffffffff 0x133f6f 0xb6c0a 0x75300 0x7d000 0x5dc00 0xffffffff 0x12f39f 0xb3bf9 0x75300 0x7d000 0x5dc00 0xffffffff 0x12a7d0 0xb0be9 0x75300 0x7d000 0x5dc00 0xffffffff 0x125c00 0xadbd8 0x75300 0x7d000 0x5dc00 0xffffffff 0x121030 0xaabc7 0x75300 0x7d000 0x5dc00 0xffffffff 0x11c461 0xa7bb7 0x75300 0x7d000 0x5dc00 0xffffffff 0x117891 0xa4ba6 0x75300 0x7d000 0x5dc00 0xffffffff 0x112cc1 0xa1b96 0x75300 0x7d000 0x5dc00 0xffffffff 0x10e0f2 0x9eb85 0x75300 0x7d000 0x5dc00 0xffffffff 0x109522 0x9bb74 0x75300 0x7d000 0x5dc00 0xffffffff 0x104952 0x98b64 0x75300 0x7d000 0x5dc00 0xffffffff 0xffd82 0x95b53 0x75300 0x7d000 0x5dc00 0xffffffff 0xfb1b3 0x92b42 0x75300 0x7d000 0x5dc00 0xffffffff 0xf65e3 0x8fb32 0x75300 0x7d000 0x5dc00 0xffffffff 0xf1a13 0x8cb21 0x75300 0x7d000 0x5dc00 0xffffffff 0xece44 0x89b11 0x75300 0x7d000 0x5dc00 0xffffffff 0xe8274 0x86b00 0x75300 0x7d000 0x5dc00 0xffffffff 0xe36a4 0x83aef 0x75300 0x7d000 0x5dc00 0xffffffff 0xdead5 0x80adf 0x75300 0x7d000 0x5dc00 0xffffffff 0xd9f05 0x7dace 0x75300 0x7d000 0x5dc00 0xffffffff 0xd5335 0x7aabe 0x75300 0x7d000 0x5dc00 0xffffffff 0xd0766 0x77aad 0x75300 0x7d000 0x5dc00 0xffffffff 0xcbb96 0x74a9c 0x75300 0x7d000 0x5dc00 0xffffffff 0xc6fc6 0x71a8c 0x75300 0x7d000 0x5dc00 0xffffffff 0xc23f6 0x6ea7b 0x75300 0x7d000 0x5dc00 0xffffffff 0xbd827 0x6ba6a 0x75300 0x76c00 0x5dc00 0xffffffff 0xb8c57 0x68a5a 0x75300 0x76c00 0x5dc00 0xffffffff 0xb4087 0x65a49 0x75300 0x76c00 0x5dc00 0xffffffff 0xaf4b8 0x62a39 0x75300 0x76c00 0x5dc00 0xffffffff 0xaa8e8 0x5fa28 0x75300 0x76c00 0x5dc00 0xffffffff 0xa5d18 0x5ca17 0x75300 0x76c00 0x5dc00 0xffffffff 0xa1149 0x59a07 0x75300 0x76c00 0x5dc00 0xffffffff 0x9c579 0x569f6 0x75300 0x76c00 0x5dc00 0xffffffff 0x979a9 0x539e6 0x75300 0x76c00 0x5dc00 0xffffffff 0x92dda 0x509d5 0x75300 0x73a00 0x5dc00 0xffffffff 0x8e20a 0x4d9c4 0x75300 0x73a00 0x5dc00 0xffffffff 0x8963a 0x4a9b4 0x75300 0x73a00 0x5dc00 0xffffffff 0x84a6a 0x479a3 0x75300 0x73a00 0x5dc00 0xffffffff 0x7fe9b 0x44992 0x75300 0x73a00 0x5dc00 0xffffffff 0x7b2cb 0x41982 0x75300 0x73a00 0x5dc00 0xffffffff 0x766fb 0x3e971 0x75300 0x73a00 0x5dc00 0xffffffff 0x71b2c 0x3b961 0x75300 0x6a400 0x5dc00 0xffffffff 0x6cf5c 0x38950 0x75300 0x6a400 0x5dc00 0xffffffff 0x6838c 0x3593f 0x75300 0x6a400 0x5dc00 0xffffffff 0x637bd 0x3292f 0x75300 0x6a400 0x5dc00 0xffffffff 0x5ebed 0x2f91e 0x75300 0x6a400 0x5dc00 0xffffffff 0x5a01d 0x2c90e 0x75300 0x6a400 0x5dc00 0xffffffff 0x5544e 0x298fd 0x75300 0x60e00 0x5dc00 0xffffffff 0x5087e 0x268ec 0x75300 0x60e00 0x5dc00 0xffffffff 0x4bcae 0x238dc 0x75300 0x60e00 0x5dc00 0xffffffff 0x470de 0x208cb 0x75300 0x60e00 0x5dc00 0xffffffff 0x4250f 0x1d8ba 0x75300 0x60e00 0x5dc00 0xffffffff 0x3d93f 0x1a8aa 0x75300 0x60e00 0x5dc00 0xffffffff 0x38d6f 0x17899 0x75300 0x60e00 0x5dc00 0xffffffff 0x341a0 0x14889 0x75300 0x60e00 0x5dc00 0xffffffff 0x2f5d0 0x11878 0x75300 0x60e00 0x5dc00 0xffffffff>;
  6568.         };
  6569.  
  6570.         gpu_balanced {
  6571.             cdev-type = "gpu-balanced";
  6572.             num_states = <0x42>;
  6573.             cooling-min-state = <0x0>;
  6574.             cooling-max-state = <0x42>;
  6575.             #cooling-cells = <0x2>;
  6576.             status = "okay";
  6577.             throttle_table = <0x16358c 0xceb08 0x75300 0x7d000 0x5dc00 0xffffffff 0x15e9bc 0xcafb0 0x75300 0x7d000 0x5dc00 0xffffffff 0x159ded 0xc7458 0x75300 0x7d000 0x5dc00 0xffffffff 0x15521d 0xc3900 0x75300 0x7d000 0x5dc00 0xffffffff 0x15064d 0xbfda7 0x75300 0x7d000 0x5dc00 0xffffffff 0x14ba7e 0xbc24f 0x75300 0x7d000 0x5dc00 0xffffffff 0x146eae 0xb86f7 0x75300 0x7d000 0x5dc00 0xffffffff 0x1422de 0xb4b9f 0x75300 0x7d000 0x5dc00 0xffffffff 0x13d70e 0xb1047 0x75300 0x7d000 0x5dc00 0xffffffff 0x138b3f 0xad4ef 0x75300 0x7d000 0x5dc00 0xffffffff 0x133f6f 0xa9996 0x75300 0x7d000 0x5dc00 0xffffffff 0x12f39f 0xa5e3e 0x75300 0x7d000 0x5dc00 0xffffffff 0x12a7d0 0xa22e6 0x75300 0x7d000 0x5dc00 0xffffffff 0x125c00 0x9e78e 0x75300 0x7d000 0x5dc00 0xffffffff 0x121030 0x9ac36 0x75300 0x7d000 0x5dc00 0xffffffff 0x11c461 0x970de 0x75300 0x7d000 0x5dc00 0xffffffff 0x117891 0x93585 0x75300 0x7d000 0x5dc00 0xffffffff 0x112cc1 0x8fa2d 0x75300 0x7d000 0x5dc00 0xffffffff 0x10e0f2 0x8bed5 0x75300 0x7d000 0x5dc00 0xffffffff 0x109522 0x8837d 0x75300 0x7d000 0x5dc00 0xffffffff 0x104952 0x84825 0x75300 0x7d000 0x5dc00 0xffffffff 0xffd82 0x80ccd 0x75300 0x7d000 0x5dc00 0xffffffff 0xfb1b3 0x7d175 0x75300 0x7d000 0x5dc00 0xffffffff 0xf65e3 0x7961c 0x75300 0x7d000 0x5dc00 0xffffffff 0xf1a13 0x75ac4 0x75300 0x7d000 0x5dc00 0xffffffff 0xece44 0x71f6c 0x75300 0x7d000 0x5dc00 0xffffffff 0xe8274 0x6e414 0x75300 0x7d000 0x5dc00 0xffffffff 0xe36a4 0x6a8bc 0x75300 0x7d000 0x5dc00 0xffffffff 0xdead5 0x66d64 0x75300 0x7d000 0x5dc00 0xffffffff 0xd9f05 0x6320b 0x75300 0x7d000 0x5dc00 0xffffffff 0xd5335 0x5f6b3 0x75300 0x7d000 0x5dc00 0xffffffff 0xd0766 0x5bb5b 0x75300 0x7d000 0x5dc00 0xffffffff 0xcbb96 0x58003 0x75300 0x7d000 0x5dc00 0xffffffff 0xc6fc6 0x544ab 0x75300 0x7d000 0x5dc00 0xffffffff 0xc23f6 0x50953 0x75300 0x7d000 0x5dc00 0xffffffff 0xbd827 0x4cdfb 0x75300 0x76c00 0x5dc00 0xffffffff 0xb8c57 0x492a2 0x75300 0x76c00 0x5dc00 0xffffffff 0xb4087 0x4574a 0x75300 0x76c00 0x5dc00 0xffffffff 0xaf4b8 0x41bf2 0x75300 0x76c00 0x5dc00 0xffffffff 0xaa8e8 0x3e09a 0x75300 0x76c00 0x5dc00 0xffffffff 0xa5d18 0x3a542 0x75300 0x76c00 0x5dc00 0xffffffff 0xa1149 0x369ea 0x75300 0x76c00 0x5dc00 0xffffffff 0x9c579 0x32e91 0x75300 0x76c00 0x5dc00 0xffffffff 0x979a9 0x2f339 0x75300 0x76c00 0x5dc00 0xffffffff 0x92dda 0x2b7e1 0x75300 0x73a00 0x5dc00 0xffffffff 0x8e20a 0x27c89 0x75300 0x73a00 0x5dc00 0xffffffff 0x8963a 0x24131 0x75300 0x73a00 0x5dc00 0xffffffff 0x84a6a 0x205d9 0x75300 0x73a00 0x5dc00 0xffffffff 0x7fe9b 0x1ca80 0x75300 0x73a00 0x5dc00 0xffffffff 0x7b2cb 0x18f28 0x75300 0x73a00 0x5dc00 0xffffffff 0x766fb 0x153d0 0x75300 0x73a00 0x5dc00 0xffffffff 0x71b2c 0xf168 0x75300 0x6a400 0x5dc00 0xffffffff>;
  6578.             linux,phandle = <0x1b>;
  6579.             phandle = <0x1b>;
  6580.         };
  6581.  
  6582.         cpu_balanced {
  6583.             cdev-type = "cpu-balanced";
  6584.             num_states = <0x42>;
  6585.             cooling-min-state = <0x0>;
  6586.             cooling-max-state = <0x42>;
  6587.             #cooling-cells = <0x2>;
  6588.             status = "okay";
  6589.             throttle_table = <0x16358c 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x15e9bc 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x159ded 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x15521d 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x15064d 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x14ba7e 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x146eae 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x1422de 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x13d70e 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x138b3f 0xffffffff 0x75300 0x7d000 0x5dc00 0xffffffff 0x133f6f 0xe1000 0x75300 0x7d000 0x5dc00 0xffffffff 0x12f39f 0xdd3a5 0x75300 0x7d000 0x5dc00 0xffffffff 0x12a7d0 0xd974a 0x75300 0x7d000 0x5dc00 0xffffffff 0x125c00 0xd5aef 0x75300 0x7d000 0x5dc00 0xffffffff 0x121030 0xd1e94 0x75300 0x7d000 0x5dc00 0xffffffff 0x11c461 0xce239 0x75300 0x7d000 0x5dc00 0xffffffff 0x117891 0xca5df 0x75300 0x7d000 0x5dc00 0xffffffff 0x112cc1 0xc6984 0x75300 0x7d000 0x5dc00 0xffffffff 0x10e0f2 0xc2d29 0x75300 0x7d000 0x5dc00 0xffffffff 0x109522 0xbf0ce 0x75300 0x7d000 0x5dc00 0xffffffff 0x104952 0xbb473 0x75300 0x7d000 0x5dc00 0xffffffff 0xffd82 0xb7818 0x75300 0x7d000 0x5dc00 0xffffffff 0xfb1b3 0xb3bbd 0x75300 0x7d000 0x5dc00 0xffffffff 0xf65e3 0xaff62 0x75300 0x7d000 0x5dc00 0xffffffff 0xf1a13 0xac307 0x75300 0x7d000 0x5dc00 0xffffffff 0xece44 0xa86ac 0x75300 0x7d000 0x5dc00 0xffffffff 0xe8274 0xa4a51 0x75300 0x7d000 0x5dc00 0xffffffff 0xe36a4 0xa0df7 0x75300 0x7d000 0x5dc00 0xffffffff 0xdead5 0x9d19c 0x75300 0x7d000 0x5dc00 0xffffffff 0xd9f05 0x99541 0x75300 0x7d000 0x5dc00 0xffffffff 0xd5335 0x958e6 0x75300 0x7d000 0x5dc00 0xffffffff 0xd0766 0x91c8b 0x75300 0x7d000 0x5dc00 0xffffffff 0xcbb96 0x8e030 0x75300 0x7d000 0x5dc00 0xffffffff 0xc6fc6 0x8a3d5 0x75300 0x7d000 0x5dc00 0xffffffff 0xc23f6 0x8677a 0x75300 0x7d000 0x5dc00 0xffffffff 0xbd827 0x82b1f 0x75300 0x76c00 0x5dc00 0xffffffff 0xb8c57 0x7eec4 0x75300 0x76c00 0x5dc00 0xffffffff 0xb4087 0x7b269 0x75300 0x76c00 0x5dc00 0xffffffff 0xaf4b8 0x7760f 0x75300 0x76c00 0x5dc00 0xffffffff 0xaa8e8 0x739b4 0x75300 0x76c00 0x5dc00 0xffffffff 0xa5d18 0x6fd59 0x75300 0x76c00 0x5dc00 0xffffffff 0xa1149 0x6c0fe 0x75300 0x76c00 0x5dc00 0xffffffff 0x9c579 0x684a3 0x75300 0x76c00 0x5dc00 0xffffffff 0x979a9 0x64848 0x75300 0x76c00 0x5dc00 0xffffffff 0x92dda 0x60bed 0x75300 0x73a00 0x5dc00 0xffffffff 0x8e20a 0x5cf92 0x75300 0x73a00 0x5dc00 0xffffffff 0x8963a 0x59337 0x75300 0x73a00 0x5dc00 0xffffffff 0x84a6a 0x556dc 0x75300 0x73a00 0x5dc00 0xffffffff 0x7fe9b 0x51a81 0x75300 0x73a00 0x5dc00 0xffffffff 0x7b2cb 0x4de27 0x75300 0x73a00 0x5dc00 0xffffffff 0x766fb 0x4a1cc 0x75300 0x73a00 0x5dc00 0xffffffff 0x71b2c 0x46571 0x75300 0x6a400 0x5dc00 0xffffffff 0x6cf5c 0x42916 0x75300 0x6a400 0x5dc00 0xffffffff 0x6838c 0x3ecbb 0x75300 0x6a400 0x5dc00 0xffffffff 0x637bd 0x3b060 0x75300 0x6a400 0x5dc00 0xffffffff 0x5ebed 0x37405 0x75300 0x6a400 0x5dc00 0xffffffff 0x5a01d 0x337aa 0x75300 0x6a400 0x5dc00 0xffffffff 0x5544e 0x2fb4f 0x75300 0x60e00 0x5dc00 0xffffffff 0x5087e 0x2bef4 0x75300 0x60e00 0x5dc00 0xffffffff 0x4bcae 0x28299 0x75300 0x60e00 0x5dc00 0xffffffff 0x470de 0x2463f 0x75300 0x60e00 0x5dc00 0xffffffff 0x4250f 0x209e4 0x75300 0x60e00 0x5dc00 0xffffffff 0x3d93f 0x1cd89 0x75300 0x60e00 0x5dc00 0xffffffff 0x38d6f 0x1912e 0x75300 0x60e00 0x5dc00 0xffffffff 0x341a0 0x154d3 0x75300 0x60e00 0x5dc00 0xffffffff 0x2f5d0 0x11878 0x75300 0x60e00 0x5dc00 0xffffffff>;
  6590.             linux,phandle = <0x15>;
  6591.             phandle = <0x15>;
  6592.         };
  6593.  
  6594.         emergency_balanced {
  6595.             cdev-type = "emergency-balanced";
  6596.             num_states = <0x1>;
  6597.             cooling-min-state = <0x0>;
  6598.             cooling-max-state = <0x1>;
  6599.             #cooling-cells = <0x2>;
  6600.             status = "okay";
  6601.             throttle_table = <0x111ed0 0x5f758 0x46500 0x668a0 0x3d860 0x60ae0>;
  6602.             linux,phandle = <0x20>;
  6603.             phandle = <0x20>;
  6604.         };
  6605.     };
  6606.  
  6607.     agic-controller {
  6608.         status = "okay";
  6609.     };
  6610.  
  6611.     adma@702e2000 {
  6612.         status = "okay";
  6613.     };
  6614.  
  6615.     ahub {
  6616.         status = "disabled";
  6617.  
  6618.         admaif@0x702d0000 {
  6619.             status = "disabled";
  6620.         };
  6621.  
  6622.         sfc@702d2000 {
  6623.             status = "disabled";
  6624.         };
  6625.  
  6626.         sfc@702d2200 {
  6627.             status = "disabled";
  6628.         };
  6629.  
  6630.         sfc@702d2400 {
  6631.             status = "disabled";
  6632.         };
  6633.  
  6634.         sfc@702d2600 {
  6635.             status = "disabled";
  6636.         };
  6637.  
  6638.         spkprot@702d8c00 {
  6639.             status = "disabled";
  6640.         };
  6641.  
  6642.         amixer@702dbb00 {
  6643.             status = "disabled";
  6644.         };
  6645.  
  6646.         i2s@702d1000 {
  6647.             status = "disabled";
  6648.         };
  6649.  
  6650.         i2s@702d1100 {
  6651.             status = "disabled";
  6652.         };
  6653.  
  6654.         i2s@702d1200 {
  6655.             status = "disabled";
  6656.         };
  6657.  
  6658.         i2s@702d1300 {
  6659.             status = "disabled";
  6660.         };
  6661.  
  6662.         i2s@702d1400 {
  6663.             status = "disabled";
  6664.         };
  6665.  
  6666.         amx@702d3000 {
  6667.             status = "disabled";
  6668.         };
  6669.  
  6670.         amx@702d3100 {
  6671.             status = "disabled";
  6672.         };
  6673.  
  6674.         adx@702d3800 {
  6675.             status = "disabled";
  6676.         };
  6677.  
  6678.         adx@702d3900 {
  6679.             status = "disabled";
  6680.         };
  6681.  
  6682.         dmic@702d4000 {
  6683.             status = "disabled";
  6684.         };
  6685.  
  6686.         dmic@702d4100 {
  6687.             status = "disabled";
  6688.         };
  6689.  
  6690.         dmic@702d4200 {
  6691.             status = "disabled";
  6692.         };
  6693.  
  6694.         afc@702d7000 {
  6695.             status = "disabled";
  6696.         };
  6697.  
  6698.         afc@702d7100 {
  6699.             status = "disabled";
  6700.         };
  6701.  
  6702.         afc@702d7200 {
  6703.             status = "disabled";
  6704.         };
  6705.  
  6706.         afc@702d7300 {
  6707.             status = "disabled";
  6708.         };
  6709.  
  6710.         afc@702d7400 {
  6711.             status = "disabled";
  6712.         };
  6713.  
  6714.         afc@702d7500 {
  6715.             status = "disabled";
  6716.         };
  6717.  
  6718.         mvc@702da000 {
  6719.             status = "disabled";
  6720.         };
  6721.  
  6722.         mvc@702da200 {
  6723.             status = "disabled";
  6724.         };
  6725.  
  6726.         iqc@702de000 {
  6727.             status = "disabled";
  6728.         };
  6729.  
  6730.         iqc@702de200 {
  6731.             status = "disabled";
  6732.         };
  6733.  
  6734.         ope@702d8000 {
  6735.             status = "disabled";
  6736.         };
  6737.  
  6738.         ope@702d8400 {
  6739.             status = "disabled";
  6740.         };
  6741.     };
  6742.  
  6743.     adsp_audio {
  6744.         status = "disabled";
  6745.     };
  6746.  
  6747.     sata@70020000 {
  6748.         status = "disabled";
  6749.         hvdd_sata-supply = <0x36>;
  6750.         hvdd_pex_pll_e-supply = <0x36>;
  6751.         l0_hvddio_sata-supply = <0x36>;
  6752.         l0_dvddio_sata-supply = <0x40>;
  6753.         dvdd_sata_pll-supply = <0x40>;
  6754.  
  6755.         prod-settings {
  6756.             #prod-cells = <0x4>;
  6757.  
  6758.             prod {
  6759.                 prod = <0x0 0x680 0x1 0x1 0x0 0x690 0xfff 0x715 0x0 0x694 0xff0ff 0xe01b 0x0 0x6d0 0xffffffff 0xab000f 0x0 0x170 0xf000 0x7000 0x2 0x960 0x3000000 0x1000000>;
  6760.             };
  6761.         };
  6762.     };
  6763.  
  6764.     modem {
  6765.         compatible = "nvidia,icera-i500";
  6766.         status = "disabled";
  6767.         nvidia,boot-gpio = <0x56 0x56 0x1>;
  6768.         nvidia,mdm-power-report-gpio = <0x56 0x59 0x1>;
  6769.         nvidia,reset-gpio = <0x56 0x58 0x1>;
  6770.         nvidia,mdm-en-gpio = <0x56 0x57 0x0>;
  6771.         nvidia,num-temp-sensors = <0x3>;
  6772.  
  6773.         nvidia,phy-ehci-hsic {
  6774.             status = "disabled";
  6775.         };
  6776.  
  6777.         nvidia,phy-xhci-hsic {
  6778.             status = "disabled";
  6779.         };
  6780.  
  6781.         nvidia,phy-xhci-utmi {
  6782.             status = "disabled";
  6783.         };
  6784.     };
  6785.  
  6786.     trusty {
  6787.         compatible = "android,trusty-smc-v1";
  6788.         ranges;
  6789.         #address-cells = <0x2>;
  6790.         #size-cells = <0x2>;
  6791.         status = "disabled";
  6792.  
  6793.         irq {
  6794.             compatible = "android,trusty-irq-v1";
  6795.             interrupt-templates = <0xa0 0x0 0x33 0x1 0x1 0x0 0x33 0x1 0x0 0x0>;
  6796.             interrupt-ranges = <0x0 0xf 0x0 0x10 0x1f 0x1 0x20 0xdf 0x2>;
  6797.         };
  6798.  
  6799.         fiq {
  6800.             compatible = "android,trusty-fiq-v1";
  6801.         };
  6802.  
  6803.         virtio {
  6804.             compatible = "android,trusty-virtio-v1";
  6805.         };
  6806.  
  6807.         log {
  6808.             compatible = "android,trusty-log-v1";
  6809.         };
  6810.     };
  6811.  
  6812.     smp-custom-ipi {
  6813.         compatible = "android,CustomIPI";
  6814.         #interrupt-cells = <0x1>;
  6815.         interrupt-controller;
  6816.         linux,phandle = <0xa0>;
  6817.         phandle = <0xa0>;
  6818.     };
  6819.  
  6820.     psy_extcon_xudc {
  6821.         compatible = "power-supply-extcon";
  6822.         extcon-cables = <0x9a 0x1 0x9a 0x2 0x9a 0x3 0x9a 0x4 0x9a 0x5 0x9a 0x6 0x9a 0x7 0x9a 0x8 0x9a 0x9>;
  6823.         extcon-cable-names = "usb-charger", "ta-charger", "maxim-charger", "qc2-charger", "downstream-charger", "slow-charger", "apple-500ma", "apple-1a", "apple-2a";
  6824.         status = "disabled";
  6825.     };
  6826.  
  6827.     tegra-supply-tests {
  6828.         compatible = "nvidia,tegra-supply-tests";
  6829.         vdd-core-supply = <0xa1>;
  6830.     };
  6831.  
  6832.     camera-pcl {
  6833.  
  6834.         dpd {
  6835.             compatible = "nvidia,csi-dpd";
  6836.             #address-cells = <0x1>;
  6837.             #size-cells = <0x0>;
  6838.             num = <0x6>;
  6839.  
  6840.             csia {
  6841.                 reg = <0x0 0x0 0x0 0x0>;
  6842.             };
  6843.  
  6844.             csib {
  6845.                 reg = <0x0 0x1 0x0 0x0>;
  6846.             };
  6847.  
  6848.             csic {
  6849.                 reg = <0x1 0xa 0x0 0x0>;
  6850.             };
  6851.  
  6852.             csid {
  6853.                 reg = <0x1 0xb 0x0 0x0>;
  6854.             };
  6855.  
  6856.             csie {
  6857.                 reg = <0x1 0xc 0x0 0x0>;
  6858.             };
  6859.  
  6860.             csif {
  6861.                 reg = <0x1 0xd 0x0 0x0>;
  6862.             };
  6863.         };
  6864.     };
  6865.  
  6866.     rollback-protection {
  6867.         device-name = "sdmmc";
  6868.         device-method = <0x1 0x2>;
  6869.         status = "okay";
  6870.     };
  6871.  
  6872.     external-memory-controller@7001b000 {
  6873.         #cooling-cells = <0x2>;
  6874.         compatible = "nvidia,tegra21-emc", "nvidia,tegra210-emc";
  6875.         reg = <0x0 0x7001b000 0x0 0x1000 0x0 0x7001e000 0x0 0x1000 0x0 0x7001f000 0x0 0x1000>;
  6876.         clocks = <0x21 0x39 0x21 0xf1 0x21 0xed 0x21 0xf3 0x21 0xe9 0x21 0x131 0x21 0x140 0x21 0x141 0x21 0x1e0>;
  6877.         clock-names = "emc", "pll_m", "pll_c", "pll_p", "clk_m", "pll_mb", "pll_mb_ud", "pll_p_ud", "emc_override";
  6878.         #thermal-sensor-cells = <0x0>;
  6879.         #address-cells = <0x1>;
  6880.         #size-cells = <0x0>;
  6881.         nvidia,use-ram-code;
  6882.         linux,phandle = <0x1d>;
  6883.         phandle = <0x1d>;
  6884.  
  6885.         emc-table@0 {
  6886.             nvidia,ram-code = <0x0>;
  6887.  
  6888.             emc-table@204000 {
  6889.                 compatible = "nvidia,tegra21-emc-table";
  6890.                 nvidia,revision = <0x7>;
  6891.                 nvidia,dvfs-version = "13_204000_12_V9.8.7_V1.6";
  6892.                 clock-frequency = <0x31ce0>;
  6893.                 nvidia,emc-min-mv = <0x320>;
  6894.                 nvidia,gk20a-min-mv = <0x44c>;
  6895.                 nvidia,source = "pllp_out0";
  6896.                 nvidia,src-sel-reg = <0x40188002>;
  6897.                 nvidia,needs-training = <0x0>;
  6898.                 nvidia,training_pattern = <0x0>;
  6899.                 nvidia,trained = <0x0>;
  6900.                 nvidia,periodic_training = <0x0>;
  6901.                 nvidia,trained_dram_clktree_c0d0u0 = <0x0>;
  6902.                 nvidia,trained_dram_clktree_c0d0u1 = <0x0>;
  6903.                 nvidia,trained_dram_clktree_c0d1u0 = <0x0>;
  6904.                 nvidia,trained_dram_clktree_c0d1u1 = <0x0>;
  6905.                 nvidia,trained_dram_clktree_c1d0u0 = <0x0>;
  6906.                 nvidia,trained_dram_clktree_c1d0u1 = <0x0>;
  6907.                 nvidia,trained_dram_clktree_c1d1u0 = <0x0>;
  6908.                 nvidia,trained_dram_clktree_c1d1u1 = <0x0>;
  6909.                 nvidia,current_dram_clktree_c0d0u0 = <0x0>;
  6910.                 nvidia,current_dram_clktree_c0d0u1 = <0x0>;
  6911.                 nvidia,current_dram_clktree_c0d1u0 = <0x0>;
  6912.                 nvidia,current_dram_clktree_c0d1u1 = <0x0>;
  6913.                 nvidia,current_dram_clktree_c1d0u0 = <0x0>;
  6914.                 nvidia,current_dram_clktree_c1d0u1 = <0x0>;
  6915.                 nvidia,current_dram_clktree_c1d1u0 = <0x0>;
  6916.                 nvidia,current_dram_clktree_c1d1u1 = <0x0>;
  6917.                 nvidia,run_clocks = <0xd>;
  6918.                 nvidia,tree_margin = <0x1>;
  6919.                 nvidia,burst-regs-num = <0xdd>;
  6920.                 nvidia,burst-regs-per-ch-num = <0x8>;
  6921.                 nvidia,trim-regs-num = <0x8a>;
  6922.                 nvidia,trim-regs-per-ch-num = <0xa>;
  6923.                 nvidia,burst-mc-regs-num = <0x21>;
  6924.                 nvidia,la-scale-regs-num = <0x18>;
  6925.                 nvidia,vref-regs-num = <0x4>;
  6926.                 nvidia,training-mod-regs-num = <0x14>;
  6927.                 nvidia,dram-timing-regs-num = <0x5>;
  6928.                 nvidia,min-mrs-wait = <0x16>;
  6929.                 nvidia,emc-mrw = <0x88010004>;
  6930.                 nvidia,emc-mrw2 = <0x88020000>;
  6931.                 nvidia,emc-mrw3 = <0x880d0000>;
  6932.                 nvidia,emc-mrw4 = <0xc0000000>;
  6933.                 nvidia,emc-mrw9 = <0x8c0e7272>;
  6934.                 nvidia,emc-mrs = <0x0>;
  6935.                 nvidia,emc-emrs = <0x0>;
  6936.                 nvidia,emc-emrs2 = <0x0>;
  6937.                 nvidia,emc-auto-cal-config = <0xa01a51d8>;
  6938.                 nvidia,emc-auto-cal-config2 = <0x5500000>;
  6939.                 nvidia,emc-auto-cal-config3 = <0x770000>;
  6940.                 nvidia,emc-auto-cal-config4 = <0x770000>;
  6941.                 nvidia,emc-auto-cal-config5 = <0x770000>;
  6942.                 nvidia,emc-auto-cal-config6 = <0x770000>;
  6943.                 nvidia,emc-auto-cal-config7 = <0x770000>;
  6944.                 nvidia,emc-auto-cal-config8 = <0x770000>;
  6945.                 nvidia,emc-cfg-2 = <0x110805>;
  6946.                 nvidia,emc-sel-dpd-ctrl = <0x40008>;
  6947.                 nvidia,emc-fdpd-ctrl-cmd-no-ramp = <0x1>;
  6948.                 nvidia,dll-clk-src = <0x40188002>;
  6949.                 nvidia,clk-out-enb-x-0-clk-enb-emc-dll = <0x1>;
  6950.                 nvidia,emc-clock-latency-change = <0xd5c>;
  6951.                 nvidia,ptfv = <0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0xa 0xa 0xa 0x1>;
  6952.                 nvidia,emc-registers = <0xd 0x3a 0x1d 0x0 0x0 0x9 0x4 0xb 0xd 0x8 0xb 0x0 0x4 0x20 0x6 0x6 0x6 0x3 0x0 0x6 0x4 0x2 0x0 0x4 0x8 0xd 0x6 0x5 0x0 0x0 0x3 0x88037171 0xc 0x1 0xa 0x10000 0x12 0x14 0x16 0x12 0x14 0x304 0x0 0xc1 0x8 0x8 0x3 0x3 0x3 0x14 0x5 0x2 0xd 0x3b 0x3b 0x5 0x5 0x4 0x9 0x5 0x4 0x9 0xc8037171 0x31c 0x0 0x9160a00d 0x3bbf 0x2c00a0 0x8000 0xbe 0xfff0fff 0xfff0fff 0x0 0x0 0x0 0x0 0x880b0000 0xe0017 0x1c0014 0x450031 0x3f002b 0x3d0028 0x3d0031 0xb 0x100004 0x450031 0x3f002b 0x3d0028 0x3d0031 0xb 0x100004 0x170017 0xe000e 0x140014 0x1c001c 0x17 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x8020221f 0x220f40f 0x12 0x64000 0x900cc 0xcc0016 0x33000a 0xc1e00303 0x1f13412f 0x10014 0x804 0x550 0xf3200000 0xfff0fff 0x713 0xa 0x0 0x0 0x1b 0x1b 0x20000 0x50037 0x0 0x10 0x3000 0xa000000 0x2000111 0x8 0x30808 0x15c00 0x101010 0x1600 0x0 0x0 0x0 0x34 0x40 0x18000800 0x8000800 0x8000800 0x8000800 0x400080 0x8801004 0x20 0x0 0x0 0x0 0x0 0x0 0x0 0xefffefff 0xc0c0c0c0 0xc0c0c0c0 0xdcdcdcdc 0xa0a0a0a 0xa0a0a0a 0xa0a0a0a 0x1186033 0x0 0x0 0x14 0xa 0x16 0x88161414 0x12 0x10000 0x9080 0x7070404 0x40065 0x513801f 0x1f101100 0x14 0x107240 0x1124000 0x1125b6a 0xf081000 0x105800 0x1110fc00 0xf081300 0x105800 0x1114fc00 0x7000300 0x107240 0x55553c5a 0xc8161414>;
  6953.                 nvidia,emc-burst-regs-per-ch = <0x880c7272 0x880c7272 0xc80c7272 0xc80c7272 0x8c0e7272 0x8c0e7272 0x4c0e7272 0x4c0e7272>;
  6954.                 nvidia,emc-shadow-regs-ca-train = <0xd 0x3a 0x1d 0x0 0x0 0x9 0x4 0xb 0xd 0x8 0xb 0x0 0x4 0x20 0x6 0x6 0x6 0x3 0x0 0x6 0x4 0x2 0x0 0x4 0x8 0xd 0x6 0x5 0x0 0x0 0x3 0x88037171 0xc 0x1 0xa 0x10000 0x12 0x14 0x16 0x12 0x14 0x304 0x0 0xc1 0x8 0x8 0x3 0x3 0x3 0x14 0x5 0x2 0xd 0x3b 0x3b 0x5 0x5 0x4 0x9 0x5 0x4 0x9 0xc8037171 0x31c 0x0 0x9960a00d 0x3bbf 0x2c00a0 0x8000 0x55 0xfff0fff 0xfff0fff 0x0 0x0 0x0 0x0 0x880b0000 0xe0017 0x1c0014 0x450031 0x3f002b 0x3d0028 0x3d0031 0xb 0x100004 0x450031 0x3f002b 0x3d0028 0x3d0031 0xb 0x100004 0x170017 0xe000e 0x140014 0x1c001c 0x17 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x8020221f 0x220f40f 0x12 0x64000 0x900cc 0xcc0016 0x33000a 0xc1e00303 0x1f13412f 0x10014 0x804 0x550 0xf3200000 0xfff0fff 0x713 0xa 0x0 0x0 0x1b 0x1b 0x20000 0x5058033 0x5050000 0x0 0x3000 0xa000000 0x2000111 0x8 0x30808 0x15c00 0x101010 0x1600 0x0 0x0 0x0 0x34 0x40 0x18000800 0x8000800 0x8000800 0x8000800 0x400080 0x8801004 0x20 0x0 0x0 0x0 0x0 0x0 0x0 0xefffefff 0xc0c0c0c0 0xc0c0c0c0 0xdcdcdcdc 0xa0a0a0a 0xa0a0a0a 0xa0a0a0a 0x1186033 0x1 0x1f 0x18 0x8 0x1a 0x88161414 0x10 0x10000 0x9080 0x7070404 0x40065 0x513801f 0x1f101100 0x14 0x107240 0x1124000 0x1125b6a 0xf081000 0x105800 0x1110fc00 0xf081300 0x105800 0x1114fc00 0x7000300 0x107240 0x55553c5a 0xc8161414>;
  6955.                 nvidia,emc-shadow-regs-quse-train = <0xd 0x3a 0x1d 0x0 0x0 0x9 0x4 0xa 0xd 0x8 0xb 0x0 0x4 0x20 0x6 0x6 0x6 0xc 0x0 0x6 0x4 0x2 0x0 0x4 0x8 0xd 0x3 0x2 0x10000000 0x0 0x3 0x88037171 0xb 0x1 0x80000000 0x40000 0x12 0x14 0x16 0x12 0x14 0x304 0x0 0xc1 0x8 0x8 0x3 0x3 0x3 0x14 0x5 0x2 0xd 0x3b 0x3b 0x5 0x5 0x4 0x9 0x5 0x4 0x9 0xc8037171 0x31c 0x0 0x9160400d 0x3bbf 0x2c00a0 0x8000 0xbe 0xfff0fff 0xfff0fff 0x0 0x0 0x0 0x0 0x880b0000 0xe0017 0x1c0014 0x450031 0x3f002b 0x3d0028 0x3d0031 0xb 0x100004 0x450031 0x3f002b 0x3d0028 0x3d0031 0xb 0x100004 0x170017 0xe000e 0x140014 0x1c001c 0x17 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x8020221f 0x220f40f 0x12 0x64000 0x900cc 0xcc0016 0x33000a 0xc1e00303 0x1f13412f 0x10014 0x804 0x550 0xf3200000 0xfff0fff 0x713 0xa 0x0 0x0 0x1b 0x1b 0x30020000 0x58037 0x0 0x10 0x3000 0xa000000 0x2000111 0x8 0x30808 0x15c00 0x101010 0x1600 0x0 0x0 0x0 0x34 0x40 0x18000800 0x8000800 0x8000800 0x8000800 0x400080 0x8801004 0x20 0x0 0x0 0x0 0x0 0x0 0x0 0xefffefff 0xc0c0c0c0 0xc0c0c0c0 0xdcdcdcdc 0xa0a0a0a 0xa0a0a0a 0xa0a0a0a 0x1186033 0x1 0x1f 0x1e 0x14 0x20 0x88161414 0x1c 0x40000 0x9080 0x7070404 0x40065 0x513801f 0x1f101100 0x14 0x107240 0x1124000 0x1125b6a 0xf081000 0x105800 0x1110fc00 0xf081300 0x105800 0x1114fc00 0x7000300 0x107240 0x55553c5a 0xc8161414>;
  6956.                 nvidia,emc-shadow-regs-rdwr-train = <0xd 0x3a 0x1d 0x0 0x0 0x9 0x4 0xe 0xd 0x8 0xb 0x0 0x4 0x20 0x6 0x6 0x6 0x12 0x13 0x6 0x4 0x2 0x0 0x4 0x8 0xd 0x6 0x5 0x10000000 0x30000002 0x3 0x88037171 0xc 0x1 0xa 0x40000 0x12 0x14 0x16 0x12 0x14 0x304 0x0 0xc1 0x8 0x8 0x3 0x3 0x3 0x14 0x5 0x2 0xd 0x3b 0x3b 0x5 0x5 0x4 0x9 0x5 0x4 0x9 0xc8037171 0x31c 0x0 0x9160a00d 0x3bbf 0x2c00a0 0x8000 0xbe 0xfff0fff 0xfff0fff 0x0 0x0 0x0 0x0 0x880b0000 0xe0017 0x1c0014 0x450031 0x3f002b 0x3d0028 0x3d0031 0xb 0x100004 0x450031 0x3f002b 0x3d0028 0x3d0031 0xb 0x100004 0x170017 0xe000e 0x140014 0x1c001c 0x17 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x8020221f 0x220f40f 0x12 0x64000 0x900cc 0xcc0016 0x33000a 0xc1e00303 0x1f13412f 0x10014 0x804 0x550 0xf3200000 0xfff0fff 0x713 0xa 0x0 0x0 0x1b 0x1b 0x20000 0x50037 0x0 0x10 0x3000 0xa000000 0x2000111 0x8 0x30808 0x15c00 0x101010 0x1600 0x0 0x0 0x0 0x34 0x40 0x18000800 0x8000800 0x8000800 0x8000800 0x400080 0x8801004 0x20 0x0 0x0 0x0 0x0 0x0 0x0 0xefffefff 0xc0c0c0c0 0xc0c0c0c0 0xdcdcdcdc 0xa0a0a0a 0xa0a0a0a 0xa0a0a0a 0x1186033 0x1 0x0 0x14 0xa 0x16 0x88161414 0x12 0x40000 0xb080 0x7070404 0x40065 0x513801f 0x1f101100 0x14 0x107240 0x1124000 0x1125b6a 0xf081000 0x105800 0x1110fc00 0xf081300 0x105800 0x1114fc00 0x7000300 0x107240 0x55553c5a 0xc8161414>;
  6957.                 nvidia,emc-trim-regs = <0x280028 0x280028 0x280028 0x280028 0x280028 0x280028 0x280028 0x280028 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x11111111 0x11111111 0x28282828 0x28282828 0x0 0x0 0x0 0x0 0xe0017 0x1c0014 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0>;
  6958.                 nvidia,emc-trim-regs-per-ch = <0x0 0x0 0x249249 0x249249 0x249249 0x249249 0x0 0x0 0x0 0x0>;
  6959.                 nvidia,emc-vref-regs = <0x0 0x0 0x0 0x0>;
  6960.                 nvidia,emc-dram-timing-regs = <0x12 0x104 0x118 0x18 0x6>;
  6961.                 nvidia,emc-training-mod-regs = <0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0>;
  6962.                 nvidia,emc-save-restore-mod-regs = <0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0 0x0>;
  6963.                 nvidia,emc-burst-mc-regs = <0x8000001 0x8000004c 0xa1020 0x80001028 0x1 0x0 0x3 0x1 0x2 0x1 0x2 0x5 0x1 0x1 0x4 0x8 0x5 0x7 0x2020000 0x30201 0x72a30504 0x70000f0f 0x0 0x1f0000 0x80001a 0x80001a 0x80001a 0x80001a 0x80001a 0x80001a 0x80001a 0x80001a 0x80001a&g