Advertisement
Guest User

Untitled

a guest
Jun 19th, 2019
241
0
Never
Not a member of Pastebin yet? Sign Up, it unlocks many cool features!
text 7.78 KB | None | 0 0
  1. 1.0
  2. (1)Które z poniższych stwierdzeń jest prawdziwe dla architektury harvardzkiej:
  3. 2
  4. AH charakteryzuje się wspólną szyną danych i programnu
  5. AH charakteryzuje się rozdzieloną szyną danych i programu
  6. 2
  7. (2)Które z poniższych stwierdzeń jest prawdziwe dla architektury harvardzkiej:
  8. 2
  9. W AH mikroprocesor może jednocześnie pobrać rozkaz i daną
  10. W AH mikroprocesor nie może jednocześnie pobrać rozkazu i danej
  11. 1
  12. (3)Które z poniższych stwierdzeń dotyczące pamięci danych i programu jest prawdziwe dla architektury harvardzkiej:
  13. 2
  14. W AH pamięć danych i programu może różnić się długością słowa
  15. W AH pamięć danych i programu nie może różnić się długością słowa
  16. 1
  17. (4)Które z poniższych stwierdzeń jest prawdziwe dla architektury von Neumanna:
  18. 2
  19. AvN charakteryzuje się wspólną szyną danych i programnu
  20. AvN charakteryzuje się rozdzieloną szyną danych i programu
  21. 1
  22. (5)Które z poniższych stwierdzeń jest prawdziwe dla architektury von Neumanna:
  23. 2
  24. W AvN mikroprocesor może jednocześnie pobierać rozkaz i daną
  25. W AvN mikroprocesor nie może jednocześnie pobierać rozkazu i danej
  26. 2
  27. (6)Które z poniższych stwierdzeń dotyczące pamięci danych i programu jest prawdziwe dla architektury von Neumanna:
  28. 2
  29. W AvN pamięć danych i programu może różnić się długością słowa
  30. W AvN pamięć danych i programu nie może różnić się długością słowa
  31. 2
  32. (7)Które z poniższych stwierdzeń dotyczące pamięci danych i programu jest prawdziwe dla architektury von Neumanna:
  33. 2
  34. W AvN program może się sam modyfikować
  35. W AvN program nie może się sam modyfikować
  36. 1
  37. (8)Które z poniższych stwierdzeń dotyczące pamięci danych i programu jest prawdziwe dla architektury harvardzkiej:
  38. 2
  39. W AH program może się sam modyfikować
  40. W AH program nie może się sam modyfikować
  41. 2
  42. (9)Mikrokontroler bywa nazywany komputerem ... (wskaż najbardziej pasującą odp)
  43. 4
  44. jednoukładowym
  45. scalonym
  46. cyfrowym
  47. wbudowanym
  48. 1
  49. (10)Mikrokontrolery PIC mają zestaw instrukcji ...
  50. 4
  51. VLIW
  52. ARM
  53. CISC
  54. RISC
  55. 4
  56. (11)Które z poniższych stwierdzeń jest prawdziwe dla mikrokontrolerów PIC:
  57. 4
  58. Instrukcje różnią się długością
  59. Szerokość szyny danych i rozkazów musi być taka sama
  60. Instrukcje nie różnią się długością
  61. Szerokość szyny danych i rozkazów nie musi być taka sama
  62. 3
  63. (12)Dane mikrokontrolerów PIC mają rozmiar
  64. 4
  65. 2 bitów
  66. 8 bitów
  67. 2 bajtów
  68. 8 bajtów
  69. 2
  70. (13)Dostęp do pinów wej/wyj na poziomie sprzętowym w mikrokontrolerze realizowany jest za pomocą
  71. 4
  72. 1 specjalnego rejestru
  73. 2 specjalnych rejestrów
  74. 3 specjalnych rejestrów
  75. 4 specjalnych rejestrów
  76. 3
  77. (14)Do usypiania mikrokontrolerów PIC służy instrukcja
  78. 2
  79. sleep()
  80. SLEEP
  81. 2
  82. (15)Po wybudzeniu mikrokontrolera PIC program jest kontynuowany
  83. 2
  84. od początku
  85. od kolejnej instrukcji po instrukcji usypiania
  86. 2
  87. (16)Interfejs szeregowy, który zawsze wymaga wymiany danych to
  88. 4
  89. I2C
  90. SPI
  91. 1-wire
  92. RS232
  93. 2
  94. (17)Interfejs szeregowy synchroniczny niewymagający zwiększenia ilości linii przy dołączeniu dodatkowych urządzeń to
  95. 4
  96. I2C
  97. SPI
  98. 1-wire
  99. RS232
  100. 1
  101. (18)Do realizacji najprostszej transmisji szeregowej za pomocą interfejsu RS232 wymagane są
  102. 4
  103. 1 linia sygnałowa
  104. 2 linie sygnałowe
  105. 3 linie sygnałowe
  106. przewód masy (GND)
  107. 2
  108. (19)W interfejsie I2C do transmisji wykorzystywane są
  109. 4
  110. linia danych
  111. linia zegarowa
  112. przewód masy (GND)
  113. linia wyboru urządzenia SLAVE
  114. 2
  115. (20)W interfejsie I2C transmisja jest typu
  116. 4
  117. simplex
  118. half-duplex
  119. full-duplex
  120. peer-2-peer
  121. 2
  122. (21)W interfejsie SPI do transmisji wykorzystywane są
  123. 4
  124. 2 linie sygnałowe
  125. 3 linie sygnałowe
  126. 5 linii sygnałowych
  127. linia wyboru urządzenia SLAVE
  128. 4
  129. (22)Interfejs SPI jest interfejsem
  130. 4
  131. równoległym asynchronicznym
  132. równoległym synchronicznym
  133. szeregowym asynchronicznym
  134. szeregowym synchronicznym
  135. 4
  136. (23)W interfejsie SPI transmisja jest typu
  137. 4
  138. simplex
  139. half-duplex
  140. full-duplex
  141. peer-2-peer
  142. 3
  143. (24)Pamieć EEPROM jest rodzajem pamięci
  144. 4
  145. ulotnej o ograniczonej liczbie zapisów i kasowań
  146. ulotnej o nieograniczonej liczbie zapisów i kasowań
  147. nieulotnej o ograniczonej liczbie zapisów i kasowań
  148. nieulotnej o nieograniczonej liczbie zapisów i kasowań
  149. 3
  150. (25)Mikrokontrolery AVR mają zestaw instrukcji
  151. 4
  152. VLIW
  153. ARM
  154. CISC
  155. RISC
  156. 4
  157. (26)Do usypiania mikrokontrolerów AVR służy instrukcja
  158. 2
  159. sleep()
  160. SLEEP
  161. 1
  162. (27)Po wybudzeniu mikrokontrolera AVR program jest kontynuowany
  163. 2
  164. od początku
  165. od kolejnej instrukcji po instrukcji usypiania
  166. 2
  167. (28)Źródłem sygnału RESET w mikrokontrolerze AVR może być
  168. 5
  169. układ kontroli zasilania
  170. układ startu po włączeniu zasilania
  171. sygnał generowany przez układ Watchdoga
  172. zewnętrzny sygnał podany do pinu o nazwie reset
  173. wszystkie odp są poprawne
  174. 5
  175. (29)Dostęp do pinów wej/wyj na poziomie sprzętowym w mikrokontrolerze AVR jest realizowany za pomocą
  176. 4
  177. 1 specjalnego rejestru
  178. 2 specjalnych rejestrów
  179. 3 specjalnych rejestrów
  180. 4 specjalnych rejestrów
  181. 3
  182. (30)W mikrokontrolerze AVR procedury (wektory) obsługi przerwań domyślnie znajdują się w pamięci FLASH począwszy od adresu
  183. 4
  184. 0x0000
  185. 0xf000
  186. 0x0fff
  187. rozmiar_pamięci - liczba_wektorów
  188. 1
  189. (31)Dla 10-bitowego przetwornika analogowo-cyfrowego mikrokontrolera AVR jako źródło napięcia referencyjnego wybrano napięcie. Maksymalna wartość napięcia zmierzonego przez ten przetwornik wynosi
  190. 4
  191. 1024V
  192. 5V
  193. AVcc
  194. 2^11-2
  195. 3
  196. (32)Licznik mikrokontrolera AVR w trybie CTC zlicza od 0 do wartości
  197. 2
  198. zadanej
  199. maksymalnej
  200. 1
  201. (33)Licznik mikrokontrolera AVR w trybie CTC po doliczeniu do wartości zadanej
  202. 2
  203. liczy od 0
  204. liczy w dół
  205. 1
  206. (34)Dla interfejsu USB transfer masowy danych ma charakter
  207. 2
  208. synchroniczny
  209. asynchroniczny
  210. 2
  211. (35)Dla interfejsu USB transfer masowy danych ma charakter asynchroniczny. W tego typu transmisji powtórne przesłanie uszkodzonych pakietów danych jest
  212. 2
  213. zapewnione
  214. nie odbywa się ze względu na utrzymywanie stałej prędkości transmisji
  215. 1
  216. (36)W interfejsie 1-wire transmisja odbywa się za pomocą tzw. slotów (szczelin czasowych), w których najważniejsze jest
  217. 3
  218. ustalenie takiej samej prędkości transmisji dla nadajnika i odbiornika
  219. określenie kierunku przesyłania danych
  220. zachowanie reżimu czasowego dla stanów logicznych
  221. 3
  222. (37)Specjalny program (tzw. BOOTLOADER) umieszczony w pamięci mikrokontrolera pozwala na
  223. 7
  224. uruchomienie programu głównego na mikrokontrolerze
  225. wgranie oprogramowania na mikrokontroler za pomocą dowolnego interfejsu dostępnego na nim
  226. aktualizację oprogramowania na mikrokontroler za pomocą dowolnego interfejsu dostępnego na nim
  227. zarządzanie pamięcia mikrokontrolera
  228. pierwsze 2 odpowiedzi poprawne
  229. pierwsze 3 odpowiedzi poprawne
  230. wszystkie odpowiedzi poprawne
  231. 6
  232. (38)Czy mikroprocesory CISC wykonują wszystkie instrukcje w takim samym czasie
  233. 2
  234. tak
  235. nie
  236. 2
  237. (39)W którym typie mikroprocesora łatwiej wprowadzić przetwarzanie potokowe instrukcji
  238. 2
  239. CISC
  240. RISC
  241. 2
  242. (40)Mikrokontrolery ATMega128 mają zestaw instrukcji
  243. 2
  244. CISC
  245. RISC
  246. 2
  247. (41)Układ slave podłączony do magistrali 1-wire na szczelinę inicjującą układu master odpowie stanem
  248. 2
  249. 0
  250. 1
  251. 1
  252. (42)Które z poniższych zdań mówiące o standardzie Bluetooth jest prawdziwe?
  253. 6
  254. Układy podrzędne (slave) są "głupie" - robią tylko to, co każe im węzeł główny (master)
  255. Bezpośrednia komunikacja pomiędzy wezlami podrzednymi jest możliwa w szczególnych przypadkach
  256. Węzeł główny kontroluje zegar i przydziela szczeliny czasowe urządzeniom
  257. Dostępne pasmo częstotliwości podzielone jest na kanały o szerokości kilkudziesięciu MHz
  258. A i C
  259. B i D
  260. 5
  261. (43)Ktre z poniższych zdań jest prawdziwe dla standardu USB w przypadku transferu izochronicznego danych
  262. 6
  263. ma charakter asynchroniczny
  264. nie zapewnia powtarzania pakietów uszkodzonych
  265. gwarantuje stałą prędkość transmisji danych
  266. nie gwarantuje limitu czasu transmisji
  267. A i D
  268. B i C
  269. 6
Advertisement
Add Comment
Please, Sign In to add comment
Advertisement