Advertisement
Guest User

mmmmk

a guest
Dec 12th, 2019
166
0
Never
Not a member of Pastebin yet? Sign Up, it unlocks many cool features!
text 1.19 KB | None | 0 0
  1. 1) A memória principal vai atrás da instrução, verifica se o cacho tem a instrução. Se não o cache vai para a CPU pegar um bloco de instrução, retorna com o bloco e o mesmo é salvo no cache. Para identificar o bloco no cache, é utilizado uma tag para reconhecimento e definir aquele espaço. Diante do espaço, 1 bit é reservado para a tag, e o restante são as instruções. Para a chamada de uma instrução, os bits de controle gerenciam o congestionamento da passagem de instição. [14Kb de programa e 256 bytes de EEPROM de dados]
  2.  
  3. 2):
  4.  
  5. a) O dispositivo possui um contador de 13 bits capaz de endereçar uma memória de programa de 8kb x 14 espaços.
  6.  
  7. b) 3. Existem 3 bancos de mémorias, e, possuem barramentos separados para que possa ocorrer o acesso.
  8.  
  9. c) Existem dois métodos de endereçamento; O endereçamento direto e o endereçamento indireto.
  10.  
  11. O endereçamento indireto é possível usando o registro INDF. Um endereço de 9 bits eficaz é obtido conectandoo registro FSR de 8 bits e o bit IRP.
  12.  
  13. O endereçamento direto é possível ultilizando as instruções CALL e GOTO, que fornecem apenas 11 bits de endereçamento para permitir ramificação dentro de qualquer programa de 2k.
Advertisement
Add Comment
Please, Sign In to add comment
Advertisement